2019年 第3章门电路ppt课件.ppt

2019年 第3章门电路ppt课件.ppt

ID:58949113

大小:2.64 MB

页数:44页

时间:2020-09-28

2019年 第3章门电路ppt课件.ppt_第1页
2019年 第3章门电路ppt课件.ppt_第2页
2019年 第3章门电路ppt课件.ppt_第3页
2019年 第3章门电路ppt课件.ppt_第4页
2019年 第3章门电路ppt课件.ppt_第5页
资源描述:

《2019年 第3章门电路ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第3章门电路9/9/20211数字系统的层次系统逻辑单元逻辑门CMOS电路硅片电路9/9/20212本章主要问题NMOS(PMOS)-FET器件的基本工作原理?基本门电路构成及其工作原理?CMOS电路的非逻辑门原理?CMOS电路的与逻辑门原理?CMOS电路的或逻辑门原理?CMOS电路复合逻辑门电路的逻辑判定?掌握门电路电气方面的基础知识,以便构建出符合实际要求的电路和系统9/9/20213习题1、自学软件EWB。2、用一个NMOS管和一个PMOS管构成一个反相器,测试它的稳态特性与动态特性,写出测试报告。3、完成练习P127:3,16,17,59

2、,60,61,66,76,80。第3章门电路(续)9/9/20214设计与制造一个模拟电路是困难的,而对数字电路则不然。3.1逻辑信号与门电路数字逻辑将物理量实际值的无穷集映射为两个子集,隐藏了模拟世界的缺陷。由于在很大范围内的连续量被表示为同一个二进制值,所以数字逻辑能够大大避免元件和电源的变化以及噪声的影响。9/9/20215电路可将“微弱”信号再生为“强”信号,使数字信号能够在不损失任何信息的情况下,可以传输任意远的距离。3.1逻辑信号与门电路电平与逻辑低电平:表示低电压范围的信号,常解释为逻辑0;高电平:表示高电压范围的信号,常解释为逻辑

3、1。用0对应低电平、1对应高电平称为正逻辑;用1对应低电平、0对应高电平称为负逻辑(不常用)。9/9/202163.1逻辑信号与门电路(续)9/9/202173种基本逻辑单元(门电路)3.1逻辑信号与门电路(续)9/9/20218反相门(非基本逻辑单元)3.1逻辑信号与门电路(续)9/9/20219组合逻辑电路:输出只依赖于当前输入的逻辑电路,其运算操作可由真值表完全描述。3.1逻辑信号与门电路(续)9/9/202110一个简单电路3.1逻辑信号与门电路(续)9/9/202111定时图(时序图):表示电路如何对变化的输入信号产生响应。逻辑信号在0

4、和1之间的变化不是立即发生的;输出对输入变化的响应会有一点延迟。3.1逻辑信号与门电路(续)9/9/202112逻辑系列:一些不同的集成电路芯片的集合,这些芯片有类似的输入、输出及内部电路特征,但逻辑功能不同。3.2逻辑系列同一系列的芯片可通过互连实现任意逻辑功能。不同系列的芯片可能不匹配,它们可能采用不同的电源电压,或以不同的输入、输出条件来代表逻辑值。因此,它们可能不能直接互连。最成功的系列晶体管-晶体管逻辑(Transistor-TransistorLogic,TTL);CMOS逻辑(ComplementaryMOS)。9/9/202113

5、CMOS逻辑电平3.3CMOS逻辑将“微弱”信号再生为“强”信号小信号大信号9/9/202114MOS晶体管3.3CMOS逻辑(续)电阻特别大,断开状态;电阻特别小,导通状态。栅极与其它极之间电阻极大,电流很小,称为漏电流。通过电容耦合。9/9/202115CMOS反相器(非门)3.3CMOS逻辑(续)VinVoutVdd=+5.0VQ2p沟道Q1n沟道INOUTCMOS电路的开关模型CMOS逻辑电路很省电9/9/202116CMOS与非门3.3CMOS逻辑(续)CMOS或非门9/9/2021173.3CMOS逻辑(续)扇入:在特定的逻辑系列中,

6、门电路所具有的输入端的数目,被称为该逻辑系列的扇入(系数)。9/9/2021183.3CMOS逻辑(续)非反相门逻辑上的求反是“免费”获得的,而且用少于反相门所需的晶体管数目来设计非反相门电路是不可能的。CMOS非反相缓冲器、与门和或门都可由反相器与相应的反相门连接组成。9/9/2021193.3CMOS逻辑(续)与或非门和或与非门9/9/2021203.4CMOS电路的稳态电气特性根据右图,可定义小于2.4伏的电压为CMOS低输入电平,而大于2.6伏的电压为高输入电平。仅当输入在2.4伏和2.6伏之间时,反相器产生非逻辑输出电压。工程实践表明,

7、对于高、低电平,应采用更为保守的规定。9/9/2021213.4CMOS电路的稳态电气特性(续)直流噪声容限:一种对噪声大小的度量,表示多大的噪声会使最坏输出电压被破坏成为不可识别的输入值。VOHmin输出为高态时的最小输出电压。VOLmax输出为低态时的最大输出电压。VIHmin能保证被识别为高态时的最小输入电压。VILmax能保证被识别为低态时的最大输入电压。VCC–0.1伏地+0.1伏0.7VCC0.3VCC9/9/2021223.4CMOS电路的稳态电气特性(续)输出电流IOLmax:输出低电平且仍能维持输出电压不大于VOLmax时,输出

8、端能吸收的最大电流,又称为最大灌电流。IOHmax:输出高电平且仍能维持输出电压不小于VOHmin时,输出端可提供的最大电流,又称最大拉

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。