第5章习题讲评(清)

第5章习题讲评(清)

ID:5892138

大小:218.00 KB

页数:17页

时间:2017-11-13

第5章习题讲评(清)_第1页
第5章习题讲评(清)_第2页
第5章习题讲评(清)_第3页
第5章习题讲评(清)_第4页
第5章习题讲评(清)_第5页
资源描述:

《第5章习题讲评(清)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、习题讲评计算机组成原理习题串讲2008.10北京理工大学计算机科学技术学院习题讲评5-10一个1K×8的存储芯片需要多少根地址线、数据输入线和输出线?5-13现有1024×1的存储芯片,若用它组成容量为16K×8的存储器。试求: ⑴实现该存储器所需的芯片数量。 ⑵若将这些芯片分装在若干块板上,若每块板的容量为4K×8。该存储器所需的地址码总位数是多少?其中几位用于选板?几位用于选片?几位用作片内地址?1K×8的存储芯片共需地址线10根,数据输入/输出线8根。2008.10北京理工大学计算机科学技术学院习题讲评⑴芯片数量==128(片)16K×81K×1⑵存储芯片1K×1存储模块4K×8存储器

2、16K×8需地址线14根存储器16K×8存储芯片1K×1需地址线10根4个模块4组芯片每组8片∴存储器所需的地址码总位数14位,其中2位用于选板(4个模板),2位用于选片(4组芯片),10位用作片内地址。2008.10北京理工大学计算机科学技术学院习题讲评5-14已知某机字长8位,现采用半导体存储器作主存,其地址码为16位,若使用1K×4的SRAM芯片组成该机所允许的最大主存空间,并采用存储模板结构形式。 ⑴若每块模板容量为4K×8,共需多少块存储模板? ⑵画出一个模板内各芯片的连接逻辑图。⑴模板数量==16(个)64K×84K×82008.10北京理工大学计算机科学技术学院习题讲评⑵模板内

3、连接逻辑图。。。。1K×4D7~D4D3~D0A11A10___WE___CS0___CS1___CS2___CS3译码器。。。。。。。。。。。。。。。。........A9~A0...1K×41K×41K×41K×41K×41K×41K×42008.10北京理工大学计算机科学技术学院习题讲评5-16现有如下存储芯片:2K×1的ROM;4K×1的RAM;8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM,地址码采用16位。试问:⑴各种存储芯片分别用多少片?⑵正确选用译码器及门电路,并画出相应的逻辑结构图。⑶指出有无地址覆盖现象。2008.10北京理工大

4、学计算机科学技术学院习题讲评⑴RAMROMRAM12K×84K×1=3×8=24片将24片4K×1的RAM先构成3个4KB的芯片组。ROM不能使用8K×1的芯片,因为它大于ROM应有的空间。4K×82K×1=2×8=16片将16片2K×1的ROM先构成2个2KB的芯片组。2008.10北京理工大学计算机科学技术学院习题讲评⑵地址分配A15A14A13A12A11A10~A0XX000——2KBROMXX001——2KBROMXX01———4KBRAMXX10———4KBRAMXX11———4KBRAM⑶有地址覆盖。2008.10北京理工大学计算机科学技术学院习题讲评逻辑框图2KBROM2KB

5、ROM4KBRAM4KBRAM4KBRAM。。。译码器。。。。。。。。。A11~A0A10~A0A10~A0A13A12D7~D0__R/WA11..A11~A0A11~A0A11~A011&&2008.10北京理工大学计算机科学技术学院习题讲评5-17用容量为16K×1的DRAM芯片构成64KB的存储器。要求:⑴画出该存储器的结构框图。⑵设存储器的读、写周期均为0.5s,CPU在1s内至少要访存一次。试问采用哪种刷新方式比较合理?相邻两行之间的刷新间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?2008.10北京理工大学计算机科学技术学院习题讲评存储器的结构框图。。。。16

6、K×116K×116K×1D7D0A15A14___WE___CS0___CS1___CS2___CS3译码器。。。。。。。。。。。。。。。。........A13~A0...16K×116K×116K×116K×116K×1……………………2008.10北京理工大学计算机科学技术学院习题讲评⑵比较三种不同的刷新方式,可以发现不可采用集中刷新方式,因为集中刷新方式有死区,不能保证CPU在1s内至少要访存一次。采用分散和异步刷新方式都可以,但异步刷新方式更合理。16K×1的DRAM芯片的内部结构为128×128的矩阵,所以:相邻两行之间的刷新间隔==15.625s全部存储单元刷新一遍所需的

7、实际刷新时间=0.5s×128=64s2ms1282008.10北京理工大学计算机科学技术学院习题讲评5-18有一个八位机,采用单总线结构,地址总线16位(A15~A0),数据总线8位(D7~D0),控制总线中与主存有关的信号有MREQ(低电平有效允许访存),R/W(高电平为读命令,低电平为写命令)。主存地址分配如下:从0~8191为系统程序区,由ROM芯片组成;从8192~32767为用户程序区;最后(

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。