数字电子技术试卷九.doc

数字电子技术试卷九.doc

ID:58854613

大小:78.00 KB

页数:6页

时间:2020-09-23

数字电子技术试卷九.doc_第1页
数字电子技术试卷九.doc_第2页
数字电子技术试卷九.doc_第3页
数字电子技术试卷九.doc_第4页
数字电子技术试卷九.doc_第5页
资源描述:

《数字电子技术试卷九.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术试卷九一、填空题:(每空1分,共10分)1.八进制数(34.2)8的等值二进制数为()2;十进制数98的8421BCD码为()8421BCD。2.TTL与非门的多余输入端悬空时,相当于输入电平。3.下图所示电路中的最简逻辑表达式为。4.一个JK触发器有个稳态,它可存储位二进制数。5.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。6.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。表1ABF1F2F300110010111001111101F1;F2;F3。二、选择题:(选择一个正确

2、答案填入括号内,每题3分,共30分)1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m1与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:()A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。A.B.C.D.5、属于组合逻辑电路的部件是()。A、编码器B、寄存器C、触发器D、计数器6.存储容

3、量为8K×8位的ROM存储器,其地址线为()条。A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为时,输出电压为()V。A、1.28B、1.54C、1.45D、1.568、T触发器中,当T=1时,触发器实现()功能。A、置1B、置0C、计数D、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是()。A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为()。A、RAMB、ROMC、PROMD、EPROM三、将下列函数化简为

4、最简与或表达式(本题10分)1.(代数法)2、F2(A,B,C,D)=∑m(0,1,2,4,5,9)+∑d(7,8,10,11,12,13)(卡诺图法)四、分析如下图所示电路,写出其真值表和最简表达式。(10分)五、试设计一个码检验电路,当输入的四位二进制数A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)(10分)图1六、分析如图1所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分)七、试说明如图2所示的用555定时器构成的电路

5、功能,求出UT+、UT-和ΔUT,并画出其输出波形。(10分)图2八、如图3所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。(10分)图3数字电子技术基础试题(二)参考答案一、填空题:• 11100.01,• 高• AB• 两,一• 多谐振荡器• 同或,与非门,或门二、选择题:1.D2.B3.D4.B5.A6.C7.C8.C9.C10.B三、1.2.四、1.2.,,,五、六、同步六进制计数器,状态转换图见图4。图4七、,,,波形如图5所示图5八、八进制计数器电路如图6所

6、示。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。