资源描述:
《数字电子技术基础试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、一、选择、填空及简答题:(每小题2分,共30分)1、与十进制数69相应的二进制数是(3)。①1101001②1010110③1000101④10110012、余三BCD码(100010010111)余三对应的十进制数为(4)①897②894③594④5643、硅二极管的钳位电压为(3)①0.4V②0.2V③0.7V④0.3V4、组合逻辑电路通常由_1_组合而成。 ①门电路 ②触发器 ③计数器 ④寄存器5、在下列逻辑电路中,不是组合逻辑电路的有_4_。 ①译码器 ②编码器 ③全加器 ④寄存器6、2①∑m(0,2,
2、4) ②∑m(3,5,7) ③∑m(1,3,5) ④∑m(4,5,7)7、Gray码的特点是,相邻码组中有(3)位码相异。①三位②四位③一位④二位8、和相等的逻辑式是(1)。①②③④9、T触发器的次态方程为(2)①Qn+1=Tn+Qn ②Qn+1=TnQn ③Qn+1=Tn+Qn ④Qn+1=Tn10、时序电路的一般结构由组合逻辑电路和(3)构成,①全加器 ②译码器 ③存贮电路 ④选择电路11、由两个与非门构成的基本RS触发器的特征方程 是Qn+1=S+R’Qn,约束方程是SR=0。 12、同步时
3、序电路和异步时序电路比较,其差异在于后者在某一时刻的输出信号不仅与当时的输入信号有关,而且与电路原来的状态有关.。13、某一模拟信号中含有最高频率为5kHz的信号,要将该信号转换成数字信号,采样信号频率的最小值为(10kHz)。14、将每一片存储容量为8×4的ROM扩展成存储容量为64×4ROM阵列,扩展后的地址码是(6)位的二进制数15可编程逻辑器件的英文缩写字母是PLDGAL是指通用阵列逻辑。二、化简题:(每小题10分,共20分)1、用代数法化简函数,求其最简与或表达式2、卡诺图化简函数F(A,B,C,D)=∑m(1,2,6
4、,9,10,13,14)+∑d(5,7,15),并写出其最简与或式。三、分析、设计题:(每小题10分,共20分)1、写出下图输出F的函数表达式并化简,说明其功能。(10%)2、分析下图所示电路的逻辑功能,检查电路能否自启动。四、设计题(每小题15分,共30分)1、设计一个举重裁判表决器。设举重比赛有三个裁判,一个主裁判和二个副裁判。杠铃完全举上的裁决由每一裁判按一下自己面前的按钮来确定。只有当两个以上裁判(其中必须有主裁判)判明成功时,表示“成功”的灯才亮。试列出此逻辑问题的真值表。列出函数表达式,画出逻辑电路图。(见课本73页
5、)(10%)2、设计一个可变进制的同步计数器。它有一个控制端M:当M=0时,实现七进制计数器;M=1时,实现五进制计数器。一、选择题:(从每小题的四个备选答案中,选出一个正确答案,每小题2分,共30分)=1≥11、右图所示的电路,输出F的状态是(4 ) ① A ②A ③ 1 ④ 02、硅二极管的钳位电压为(3)①0.1V②0.2V③0.7V④0.3V3、N沟道增强型MOS三极管导通时,栅极电压VGS为(1)①VGS>VT②VGS6、L ②ECL ③NMOS ④CMOS5、和二进制数(10110)2等值的十进制数是(3)①11②19③22④246、4①A②C③1④07、与十进制数69相应的二进制数是(3)。①1101001②1010110③1000101④10110018、2①∑m(0,2,4) ②∑m(3,5,7) ③∑m(1,3,5) ④∑m(4,5,7)9、符合“或”逻辑关系的表达方式是(3)①1+1=2 ②1+1=10 ③1+1=1 ④1+1=1110、(A+B)(A+C)=(3)①A+B ②A+C③A+BC④B+C11
7、、下列电路中,其中属于模拟电路的是(4)①单稳态触发器 ②寄存器 ③译码器 ④直接耦合放大器12、下列电路中,其中属于组合逻辑电路的是(2)①计数器 ②译码器 ③寄存器 ④振荡器13、下列电路中,其中属于时序逻辑电路的是(4)①数据选择器 ②全加器 ③半加器 ④移位寄存器14、JK触发器在同步工作时,若现态Qn=0,要求达到次态Qn+1=1,则应使JK=(3)① 00 ② 01 ③ 1X ④X115、八路数据选择器如图所示,该电路实现的逻辑函数是F=_3_。①AB+AB ②AB+B
8、 ③A⊕B ④A+B二、化简题(每小题10分,共20分)1、用代数法化简逻辑函数:2、用卡诺图化简下列具有约束条件的逻辑函数:,约束条件:AD+BC=0三、分析题(每小题10分,共20分)1、分析图所示电路的逻辑功能。2、下图为由异步清零、同步置