欢迎来到天天文库
浏览记录
ID:36608081
大小:205.14 KB
页数:12页
时间:2019-05-12
《数字电子技术基础试卷参考doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、数字电子技术基础试卷(本科)及参考答案试卷二及其参考答案试卷二一、(18分)选择填空题1.用卡诺图法化简函数F(ABCD)=(0,2,3,4,6,11,12)+(8,9,10,13,14,15)得最简与-或式________。A.B.C.D.2.逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。A.F3=F1•F2B.F3=F1+F2C.F2=F1•F3D.F2=F1+F3图1-23.八选一数据选择器74151组成的电路如图1-3所示,则输出函数为()。A.B.C.D.图1-34.图
2、1-4所示电路中,能完成Qn+1=逻辑功能的电路是()图1-45.D/A转换电路如图1-5所示。电路的输出电压υ0等于()A.4.5VB.-4.5VC.4.25VD.-8.25V图1-56.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是()A.16片,10根B.8片,10根C.8片,12根D.16片,12根7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:A.与非;B.同或;C.异或;D.或。图1-7二、(12分)逻辑电路如图2a、b、c所示
3、。试对应图d所示输入波形,分别画出输出端L1、、L2和L3的波形。(设触发器的初态为0)(a)(b)(c)(d)图2三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。(a)(b)图3四、(12分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:时,时;时;时,输出为任意态。1.在图4中填写逻辑函数Y的卡诺图2.写出逻辑表达式3.画出逻辑电路图4五、(15分)分析如图5所示时序逻辑电路。(设触发器的初态均为0)1.写出各
4、触发器的时钟方程、驱动方程、状态方程;2.画出完整的状态图,判断电路是否具能自启动;3.画出在CP作用下的Q0、Q1及Q3的波形。图5六、(15分)试用正边沿D触发器设计一个同步时序电路,其状态转换图如图6所示。1.列出状态表;2.写出各触发器的激励方程和输出方程;3.说明电路功能。图6七、(16分)由555定时器、3-8线译码器74HC138和4位二进制加法器74HC161组成的时序信号产生电路如图7所示。1.试问555定时器组成的是什么功能电路?计算vo1输出信号的周期;2.试问74LVC161组成
5、什么功能电路?列出其状态表;3.画出图中vo1、Q3、Q2、Q1、Q0及L的波形。图7试卷二参考答案一、选择填空1.C2.B3.C4.B5.B6.C7.B二、输出端L1、L2和L3的波形如图A2所示。图A2三、输出逻辑函数L的卡诺图如图A3所示。图A3四、1.逻辑函数Y的卡诺图如图A4所示。2.,3.电路图略图A4五、1.时钟方程:激励方程:;;状态方程:,,2.电路的状态图如图A5-2所示。电路具有自启动功能。图A5-23.波形图如图A5-3所示。图A5-3六、1.电路状态表如表A6所示。表A6X=0
6、X=10000/001/00101/010/01010/000/11111/001/12.激励方程:,输出方程:3.电路为可控三进制计数器七、1.555定时器组成多谐振荡器。2.74LVC161组成五进制计数器,电路状态表如表A7所示3.vo1、Q3、Q2、Q1、Q0及L的波形如图A7组成。表A71011110011001101110111101110111111111011数字电子技术基础试题一、填空题:(每空1分,共10分)1.八进制数(34.2)8的等值二进制数为()2;十进制数98的8421BC
7、D码为()8421BCD。2.TTL与非门的多余输入端悬空时,相当于输入电平。3.下图所示电路中的最简逻辑表达式为。4.一个JK触发器有个稳态,它可存储位二进制数。5.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。6.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。表1ABF1F2F300110010111001111101F1;F2;F3。二、选择题:(选择一个正确答案填入括号内,每题3分,共30分)1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m1
8、与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:()A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。A.00100000B.11011111C.11110111D.000001005、属于组合逻辑电路的部
此文档下载收益归作者所有