第2章 微处理器Bppt课件.ppt

第2章 微处理器Bppt课件.ppt

ID:58708434

大小:1.17 MB

页数:61页

时间:2020-10-04

第2章 微处理器Bppt课件.ppt_第1页
第2章 微处理器Bppt课件.ppt_第2页
第2章 微处理器Bppt课件.ppt_第3页
第2章 微处理器Bppt课件.ppt_第4页
第2章 微处理器Bppt课件.ppt_第5页
资源描述:

《第2章 微处理器Bppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第2章微处理器本章内容典型微处理器8086/8088了解80486总线2.18086/8088微处理器主要内容8086/8088的工作模式和引脚功能8086/8088的总线时序8086/8088的内部(编程)结构8086/8088CPU简介8086CPU是Intel1978年推出的16位微处理器,40条引线双列封装,工作电压+5V,时钟频率5MHz(8086-2为8MHz,8086-1为10MHz)。有20条地址线,可直接寻址空间为1M字节,16条数据总线,可直接处理乘除指令和串指令。提供最大和最

2、小两种工作模式。8088CPU的内部数据总线宽度是16位,外部数据总线宽度是8位(与存储器、I/O设备),所以8088CPU称为准16位微处理器。8088CPU的内部结构及外部引脚与8086CPU基本相同。2.1.18086的工作模式和引脚2.1.18086的工作模式和引脚8086/8088CPU的引脚信号外部特性表现在其引脚信号上,学习时请特别关注以下几个方面:引脚的功能信号的流向有效电平三态能力指引脚信号的定义、作用;通常采用英文单词或其缩写表示信号从芯片向外输出,还是从外部输入芯片,

3、或者是双向的起作用的逻辑电平高、低电平有效上升、下降边沿有效输出正常的低电平、高电平外,还可以输出高阻隔离的第三态通常在信号名称上加上划线(如:MX)或星号(如:MX*)表示低电平有效2.1.18086的工作模式和引脚数据和地址引脚读写控制引脚中断请求和响应引脚总线请求和响应引脚其它引脚双列直插式的封装形式,有40条引脚。采用分时复用的地址/数据总线,有部分引脚有双重功能,即在不同时钟周期内,引脚作用不同。2.1.18086的工作模式和引脚(1)AD15~AD0:分时复用输入/输出地址/

4、数据总线;(2)A19/S6~A16/S3:分时复用的地址/状态线;(3)、:读、写信号,低电平有效,三态;(4)M/IO:存储器/输入输出控制信号;注:8088是IO/M,输入输出/存储器控制信号。(5)READY:准备就绪信号;(6)INTR:可屏蔽中断请求信号;(7)NMI:不可屏蔽中断请求信号;(8)INTA:中断响应输出信号,低电平有效;2.1.18086的工作模式和引脚(9)RESET:复位输入信号;输入、高电平有效该信号有效,CPU回到初始状态;当无效时,重新工作8088/80

5、86复位后CS=FFFFH、IP=0000H,所以程序入口的物理地址FFFF0H(10)MN/MX:工作模式选择信号;工作模式选择,输入;接高电平时,8086/8088工作在最小模式;反之,8086/8088工作在最大模式。(11)CLK:时钟输入信号;(12)VCC:+5V电源;(13)GND:接地线。2.1.18086的工作模式和引脚CPU引脚是系统总线的基本信号可以分成三类信号:16位数据线:AD0~AD1520位地址线:AD0~AD19控制线:ALE、IO/M*、WR*、RD*、

6、READYINTR、INTA*、NMI,HOLD、HLDARESET、CLK、Vcc、GND小结最小模式系统总线控制信号由CPU直接产生只有一个微处理器一片8284A作为时钟发生器当连接存储器和外设较多时,选两片8286或74LS245为数据总线收发器,以提高驱动能力三片8282或74LS373作为地址锁存器最大模式系统可有多个微处理器总线控制器8288形成最小模式和最大模式的主要差别最小模式最大模式MN/MX接+5V;系统中只有8086一个处理器;所有的控制信号都是由8086CPU产生。MN/M

7、X接地;系统可有一个以上处理器,即多处理器系统,其中8086是主处理器,其它是协处理器;系统控制信号由总线控制器提供。数值运算协处理器8087,实现多种类型的数值运算。如:高精度整数或浮点运算、超越函数计算等。I/O协处理器8089,可直接为I/O设备服务。问题之一:CPU引脚是如何与外部连接的呢?问题之二:CPU引脚是如何相互配合,实现总线操作、控制系统工作的呢?总线形式总线时序2.1.28086CPU的工作时序CPU时序规定各部件间的同步和定时。时序:信号高低电平(有效或无效)变化及相互间

8、的时间顺序关系。总线操作时序描述CPU引脚如何实现总线操作的时间及顺序。总线操作是指CPU通过总线对外的各种操作。8086总线操作时序主要有:系统的复位和启动;最小模式下的读/写总线周期;最小模式下的总线请求和响应周期;最大模式下的读/写总线周期;最大模式下的总线请求/允许周期;(1)基本概念2.1.28086CPU的工作时序(1)基本概念时钟周期(T状态、T周期):每个时钟脉冲持续时间称为时钟周期。是CPU处理操作最小单位,等于CPU时钟频率的倒数。指令周期:执行一条指令所需时间

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。