第四章 集成触发器ppt课件.ppt

第四章 集成触发器ppt课件.ppt

ID:58671120

大小:1.10 MB

页数:44页

时间:2020-10-05

第四章 集成触发器ppt课件.ppt_第1页
第四章 集成触发器ppt课件.ppt_第2页
第四章 集成触发器ppt课件.ppt_第3页
第四章 集成触发器ppt课件.ppt_第4页
第四章 集成触发器ppt课件.ppt_第5页
资源描述:

《第四章 集成触发器ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、集成触发器{end}触发器的特性RS触发器D触发器JK触发器触发器功能的相互转换集成触发器的主要参数集成触发器{end}触发器的特性触发器的特性(1)数字系统按电路结构可分为两大类:组合逻辑电路:任何时刻电路的输出仅取决于该时刻的输入时序逻辑电路:任何时刻电路的输出不仅与该时刻的输入有关,还与过去的输入有关。时序逻辑电路组合逻辑电路网络存储元件单元时序网络的结构形式组合逻辑电路存储元件输入输出反馈触发器触发器的特性(2)触发器的定义(Flip-Flop)具有两种稳定状态,在任何时候均处于一种稳定状态的电路叫做双稳态触发器,简称触

2、发器。(1)具有两个稳定状态。触发器具有两个互补输出端:Q与。定义:当时,为“1”态;当时,为“0”态。(2)在输入信号作用下,触发器可以置“1”态或“0”态。(3)当输入信号保持不变时,具有保持原来状态的功能。触发器的特点触发器的特性(3)触发器输入输出关系的描述方法功能表、特性方程、状态图、时序图:现态,表示电路当前的状态:次态,表示在输入的作用后电路进入的新状态触发器输入变量的集合现态与次态指时间上的先后次序特性方程:触发器具有“记忆”功能触发器的特性(4)触发器的分类RS触发器JK触发器D触发器TTL触发器CMOS触发器

3、分类逻辑功能电路结构内部构成元件{end}主从型边沿型维持-阻塞型钟控型集成触发器{end}一、基本RS触发器RS触发器二、钟控RS触发器RS触发器(1)结构基本RS触发器可由两个“与非”门联接而成。逻辑符号QQ&GB&GAQQ逻辑图基本RS触发器直接置位端直接复位端输出端符号存在反馈001110&GB&GAQQ逻辑图&GB&GAQQ逻辑图010011(4)=0,=0功能分析(1)=1,=0(2)=0,=1(3)=1,=1初始状态:0101(1)(2)110110&GB&GAQQ逻辑图111100&GB&GAQQ逻辑图置“0”置

4、“1”保持不允许RS触发器(2)RS触发器(3)功能说明011置“1”100置“0”功能表时序图00X不允许11保持10101110101设初始状态为“0”置“1”置“0”保持“0”不允许不定状态保持“1”RS触发器(4)特性方程000000110100011010011011110╳111╳真值表约束条件:SR=00010XX1100011110SR01卡诺图表达式RS触发器(5)由基本RS触发器及导引“与非”门部分联接而成。逻辑图&GB&GAQQ&GD&GCSRCP图形符号QQSRCP结构钟控RS触发器基本RS触发器时钟RS

5、触发器(6)不变工作原理&GB&GAQQ&GD&GCSRCP当时钟脉冲CP=0时,011触发器的输出状态不变触发器的状态才由R、S的状态决定当时钟脉冲CP=1时,1基本RS约束条件:SR=0特性方程约束条件:SR=0时钟条件:CP=1RS触发器(7)CPSRQ时序图QQSRCPSR功能00保持010置“0”101置“1”11X不允许功能表(CP=1)假设触发器的初始状态为“0”Q保持保持置1保持置0保持不允许保持置“0”RS触发器(8)带异步输入端的RS触发器&GB&GAQQ&GD&GCSRCP异步输入端同步输入端异步输入端的作

6、用不受时钟控制,用于设置触发器的初始状态若置“1”若置“0”作用在正常工作时,异步端应接什么电平?符号QQSRCPRdSd{end}触发器{end}一、D锁存器D触发器二、维持-阻塞D触发器D触发器(1)RS触发器的缺点:输入信号存在约束条件RS=0如何消除输入信号的约束条件呢?D锁存器(DLatch)&GB&GAQQ&GD&GCSRCP1GEDCP符号QDCP(1)电路结构D触发器(2)(2)逻辑功能&GB&GAQQ&GD&GCSRCP1GEDCP当CP=0时,当CP=1时,S=D,R=D“0”“1”“1”输出保持不变“1”特

7、性方程功能0101置“0”置“1”D功能描述输入输出D触发器(3)(3)D锁存器的“空翻”现象空翻QCPD假设触发器的初始状态为“0”,画出在图示输入下的输出波形。QDCP“0”在CP=1期间,输出变化多于一次的现象,称为“空翻”。如何保证不出现“空翻”?在CP=1期间,输入信号保持不变。D触发器(4)直接复位端直接置位端QD&G1&G2●SR&G3&G4&G5&G6●●CP●●●●●●●异步置位异步复位DCP^Q符号维持-阻塞D触发器即特性方程为:CPD触发器(6)CPDQQD触发器D锁存器例1:假设触发器的初始状态为“0”,

8、异步置位悬空。试分析D锁存器与D触发器的输出。QDCPDCP^QD触发器D锁存器D触发器(7)例2:已知电路及输入端M,时钟CP的波形如图所示,试画出输出端、的波形,设触发器初态均为1。对于F1,有:对于F2,有:Q1已设有时钟作用条件!Q1已设有时钟作用条件!

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。