作业3-存储器章节作业B.doc

作业3-存储器章节作业B.doc

ID:57570846

大小:215.50 KB

页数:5页

时间:2020-08-27

作业3-存储器章节作业B.doc_第1页
作业3-存储器章节作业B.doc_第2页
作业3-存储器章节作业B.doc_第3页
作业3-存储器章节作业B.doc_第4页
作业3-存储器章节作业B.doc_第5页
资源描述:

《作业3-存储器章节作业B.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、微机原理(三)学院:通信工程学院专业:通信工程二O壹柒年陆月1.在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路。SRAM1芯片选择Intel6264,译码电路采用74LS138。若分配给该SRAM的地址范围为00000H~0FFFFH,请用部分地址译码方法完成该SRAM存储器形成电路,并写出基本地址和映像地址。解:(1)计算芯片数SRAM区:6264(8Kx8)片2片6264SRAM芯片(2)地址分配及片选逻辑RAM区(6264芯片)地址分配及片选逻辑芯片A19~A16A15A14A13~A1地址范围说明1#0000XX00……011

2、……100000H~0FFFFHA0有效,偶存储体,数据线D7~D02#0000XX00……011……1有效,奇存储体,数据线D15~D8(3)存储器连接图基本地址00000H~03FFFH映像地址00000H~0FFFFH2.某台8位微机,地址总线16位,其存储器中具有用8片2114(1Kx4)构成的4KBRAM,连线图如图所示。问片选信号控制采用什么译码方法?若以每1KB作为一组,则此4组RAM的基本地址是什么?地址有无重叠区,每一组的地址范围为多少?答:由图可以看出,片内寻址外的高地址的一部分来译码产生片选信号,故译码方式为部分地址译码。各芯片基本

3、地址空间分配表如下:芯片A15A14A13~A10A9~A0地址范围1#00XXXX00……011……10000H~3FFFH2#01XXXX00……011……14000H~7FFFH3#10XXXX00……011……18000H~BFFFH4#11XXXX00……011……1C000H~FFFFH注:地址范围为总范围,未细分A13~A10的取值从地址分布来看,这4Kx8存储器实际上占用了存储系统全部的空间(64KB)。每组1Kx8的存储芯片有64/4K=16K的地址重叠区。本例中,4KBRAM的基本地址为0000H~03FFH,4000H~43FFH,

4、8000H~83FFH,C000H~C3FFH。3.在8086系统中,由2764(8Kx8)EPROM芯片和6264(8Kx8)SRAM芯片以及译码器,构成一个从C0000H开始的16KBROM区和从40000H开始的16KBRAM区,设8086工作于最小方式。要求写出ROM区和RAM区的地址范围,并画出存储器连接图。解:(1)计算芯片数EPROM区:2764(8Kx8)片2片2764EPROM芯片SRAM区:6264(8Kx8)片2片6264SRAM芯片(2)地址分配及片选逻辑主存地址空间分配如下:ROM区(2764芯片)地址分配及片选逻辑芯片A19A

5、18A17~A14A13~A1地址范围说明1#11000000……011……1C0000H~C3FFFHA0有效,偶存储体,数据线D7~D02#11000000……011……1有效,奇存储体,数据线D15~D8RAM区(6264芯片)地址分配及片选逻辑芯片A19A18A17~A14A13~A1地址范围说明1#01000000……011……140000H~43FFFHA0有效,偶存储体,数据线D7~D02#01000000……011……1有效,奇存储体,数据线D15~D8(2)存储器连接图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。