毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc

毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc

ID:57493012

大小:155.52 KB

页数:10页

时间:2020-08-24

毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc_第1页
毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc_第2页
毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc_第3页
毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc_第4页
毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc_第5页
资源描述:

《毕业设计 高阶FIR滤波器的降阶处理和FPGA的设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、中国人民解放军电子工程学院地方生学员毕业设计报告报告题目:高阶FIR滤波器的降阶处理和FPGA的设计学员姓名:陈瀚钦学员队别:四系二十六队专业名称:电子信息工程指导教员:雍爱霞二〇一一年四月十日指导教员对毕业设计报告的评语:指导教员:日期:年月日室级答辩评语及成绩:答辩组负责人:日期:年月日专业系意见:专业系领导:日期:年月日院级答辩评语及成绩:答辩组负责人:日期:年月日摘要该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案。该方案采用对称结构、加法和移位代替乘法运算、

2、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和QuartusII软件、Matlab软件对该方案进行了仿真验证。仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法。关键词:FIR滤波器,QuartusII软件,CSD编码,冲激响应(FIR),Matlab软件ABSTRACTThispaperintroducesthefiniteimpulseresponseFIRdigitalfilters(theoryandba

3、sedonacommonmethodisproposed,theefficientimplementationschemebasedonFPGA.Theschemeadoptsthesymmetricalstructure,additionandmultiplication,insteadofshiftingtheCSDcoding,lineoptimizationtechniqueaspectsandcascadeoftraditionaldesignmethodwasimproved,andwiththeFPGAfilt

4、erchipandQuartusIIsoftware,softwareMatlabforthisschemeissimulated.SimulationresultsshowthatthiskindofFIRfiltermethodtorealizethequickspeed,goodreal-time,savehardwareresources,itsperformanceisbetterthanthetraditionaldesignmethodofFIRfilters.Keywords:FIRfilter,Quartu

5、sIIsoftware,CSDcoding,impulseresponse(FIR),Matlabsoftware目录1引言......................................................12基于FPGA的高效FIR滤波器的设计思路.......................23高效FIR滤波器的FPGA实现.................................4结论...................................................

6、...致谢.......................................................参考文献...................................................1引言随着信息时代和数字世界的到来,数字信号处理已成为当今一门极其重要的学科。作为数字信号处理分支之一的数字滤波器,也受到了人们越来越多的关注。它是通信、语音、图像、自动控制、雷达、航空航天、医疗等领域中的一种基本处理部件,具有稳定性好、精度高、灵活性大等突出优点。   数字滤波器包括有限冲激响应(

7、Finiteimpulseresponse,简称FIR)滤波器和无限冲激响应(Infiniteimpulseresponse,简称IIR)滤波器两大类,其中的FIR滤波器因可以得到严格的线性相位、有限精度的计算不会产生振荡、运算速度快等优点受到了人们更多的青睐。在非实时或低速系统中,FIR算法可以在DSP或CPU上用软件实现,但是在一些实时性要求较高的系统(如雷达控制、无线通讯系统等)中,由于受到乘法器和加法器电路的限制,该实现方法则不能满足速度的要求。近几年来,随着微电子技术与工艺的迅猛发展,现场可编程门阵列(Fieldp

8、rogrammablegatearray,简称FPGA)以其可编程性、低成本性、高逻辑密度和高可靠性,得到了越来越广泛的应用。本文借助Ahera公司的FPGA芯片和QuartusII软件、Matlab软件,介绍了一种高效FIR滤波器的设计与实现方案。2基于FPGA的高效FIR滤波器的设计思

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。