通信原理实验资料.doc

通信原理实验资料.doc

ID:57430155

大小:1.82 MB

页数:39页

时间:2020-08-17

通信原理实验资料.doc_第1页
通信原理实验资料.doc_第2页
通信原理实验资料.doc_第3页
通信原理实验资料.doc_第4页
通信原理实验资料.doc_第5页
资源描述:

《通信原理实验资料.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第一章信号源实验实验一CPLD可编程数字信号发生器实验一、实验目的1、熟悉各种时钟信号的特点及波形。2、熟悉各种数字信号的特点及波形。二、实验内容1、熟悉CPLD可编程信号发生器各测量点波形。2、测量并分析各测量点波形及数据。3、学习CPLD可编程器件的编程操作。三、实验器材1、信号源模块一块2、连接线若干3、20M双踪示波器一台四、实验原理CPLD可编程模块用来产生实验系统所需要的各种时钟信号和各种数字信号。它由CPLD可编程器件ALTERA公司的EPM240T100C5、下载接口电路和一块晶振组成。

2、晶振JZ1用来产生系统内的32.768MHz主时钟。1、CPLD数字信号发生器包含以下五部分:1)时钟信号产生电路将晶振产生的32.768MHZ时钟送入CPLD内计数器进行分频,生成实验所需的时钟信号。通过拨码开关S4和S5来改变时钟频率。有两组时钟输出,输出点为“CLK1”和“CLK2”,S4控制“CLK1”输出时钟的频率,S5控制“CLK2”输出时钟的频率。1)伪随机序列产生电路通常产生伪随机序列的电路为一反馈移存器。它又可分为线性反馈移存器和非线性反馈移存器两类。由线性反馈移存器产生出的周期最长的

3、二进制数字序列称为最大长度线性反馈移存器序列,通常简称为m序列。以15位m序列为例,说明m序列产生原理。在图1-1中示出一个4级反馈移存器。若其初始状态为()=(1,1,1,1),则在移位一次时和模2相加产生新的输入,新的状态变为()=(0,1,1,1),这样移位15次后又回到初始状态(1,1,1,1)。不难看出,若初始状态为全“0”,即“0,0,0,0”,则移位后得到的仍然为全“0”状态。这就意味着在这种反馈寄存器中应避免出现全“0”状态,不然移位寄存器的状态将不会改变。因为4级移存器共有24=16种

4、可能的不同状态。除全“0”状态外,剩下15种状态可用,即由任何4级反馈移存器产生的序列的周期最长为15。图1-115位m序列产生信号源产生一个15位的m序列,由“PN”端口输出,可根据需要生成不同频率的伪随机码,码型为1010,频率由S4控制,对应关系如表1-2所示。2)帧同步信号产生电路信号源产生8K帧同步信号,用作脉冲编码调制的帧同步输入,由“FS”输出。3)NRZ码复用电路以及码选信号产生电路码选信号产生电路:主要用于8选1电路的码选信号;NRZ码复用电路:将三路八位串行信号送入CPLD,进行固定

5、速率时分复用,复用输出一路24位NRZ码,输出端口为“NRZ”,码速率由拨码开关S5控制,对应关系见表1-2。4)终端接收解复用电路将NRZ码(从“NRZIN”输入)、位同步时钟(从“BS”输入)和帧同步信号(从“FSIN”输入)送入CPLD,进行解复用,将串行码转换为并行码,输出到终端光条(U6和U4)显示。1、24位NRZ码产生电路本单元产生NRZ信号,信号速率根据输入时钟不同自行选择,帧结构如图1-2所示。帧长为24位,其中首位无定义(本实验系统将首位固定为0),第2位到第8位是帧同步码(7位巴克

6、码),另外16位为2路数据信号,每路8位。此NRZ信号为集中插入帧同步码时分复用信号。光条(U1、U2和U3)对应位亮状态表示信号1,灭状态表示信号0。图1-2帧结构1)并行码产生器由手动拨码开关S1、S2、S3控制产生帧同步码和16路数据位,每组发光二极管的前八位对应8个数据位。拨码开关拨上为1,拨下为0。2)八选一电路采用8路数据选择器74LS151,其管脚定义如图1-3所示。真值表如表1-1所示。表1-174LS151真值表CBASTRYLLLLD0LLHLD1LHLLD2LHHLD3HLLLD4

7、HLHLD5HHLLD6HHHLD7×××HL图1-374LS151管脚定义74LS151为互补输出的8选1数据选择器,数据选择端(地址端)为C、B、A,按二进制译码,从8个输入数据D0~D7中选择一个需要的数据。STR为选通端,低电平有效。本信号源采用三组8选1电路,U12,U13,U15的地址信号输入端A、B、C分别接CPLD输出的74151_A、74151_B、74151_C信号,它们的8个数据信号输入端D0~D7分别与S1,S2,S3输出的8个并行信号相连。由表1-1可以分析出U12,U13,U

8、15输出信号都是以8位为周期的串行信号。一、测试点说明CLK1:第一组时钟信号输出端口,通过拨码开关S4选择频率。CLK2:第二组时钟信号输出端口,通过拨码开关S5选择频率。FS:脉冲编码调制的帧同步信号输出端口。(窄脉冲,频率为8K)NRZ:24位NRZ信号输出端口,码型由拨码开关S1,S2,S3控制,码速率和第二组时钟速率相同,由S5控制。PN:伪随机序列输出,码型为1010,码速率和第一组时钟速率相同,由S4控制。NRZIN:解码后N

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。