欢迎来到天天文库
浏览记录
ID:57188700
大小:1.89 MB
页数:8页
时间:2020-08-05
《通信原理实验.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验六PCM编译码及A/μ律转换实验一、实验目的1、掌握脉冲编码调制与解调的原理。2、掌握脉冲编码调制与解调系统的动态范围和频率特性的定义及测量方法。3、了解脉冲编码调制信号的频谱特性。4、熟悉了解W。二、实验器材1、主控&信号源模块、1号、3号模块各一块2、双踪示波器一台3、连接线若干三、实验原理1、实验原理框图图2-11号模块W芯片的PCM编译码实验图2-23号模块的PCM编译码实验图2-3A/μ律编码转换实验2、实验框图说明图2-1中描述的是信号源经过芯片W经行PCM编码和译码处理。W的芯片工作主
2、时钟为2048KHz,根据芯片功能可选择不同编码时钟进行编译码。在本实验的项目一中以编码时钟取64K为基础进行芯片的幅频特性测试实验。图2-2中描述的是采用软件方式实现PCM编译码,并展示中间变换的过程。PCM编码过程是将音乐信号或正弦波信号,经过抗混叠滤波(其作用是滤波3.4kHz以外的频率,防止A/D转换时出现混叠的现象)。抗混滤波后的信号经A/D转换,然后做PCM编码,之后由于G.711协议规定A律的奇数位取反,μ律的所有位都取反。因此,PCM编码后的数据需要经G.711协议的变换输出。PCM译码
3、过程是PCM编码逆向的过程,不再赘述。A/μ律编码转换实验中,如实验框图2-3所示,当菜单选择为A律转μ律实验时,使用3号模块做A律编码,A律编码经A转μ律转换之后,再送至1号模块进行μ律译码。同理,当菜单选择为μ律转A律实验时,则使用3号模块做μ律编码,经μ转A律变换后,再送入1号模块进行A律译码。四、实验步骤实验项目一测试W的幅频特性概述:该项目是通过改变输入信号频率,观测信号经W编译码后的输出幅频特性,了解芯片W的相关性能。1、关电,按表格所示进行连线。源端口目的端口连线说明信号源:A-OUT模块
4、1:TH5(音频接口)提供音频信号信号源:CLK模块1:TH11(编码时钟)提供编码时钟信号信号源:CLK模块1:TH18(译码时钟)提供译码时钟信号信号源:FS模块1:TH9(编码帧同步)提供编码帧同步信号信号源:FS模块1:TH10(译码帧同步)提供译码帧同步信号模块1:TH8(PCM编码输出)模块1:TH7(PCM译码输入)接入译码输入信号2、开电,设置主控菜单,选择【主菜单】→【通信原理】→【PCM编码】→【1号模块】→【第一路PCM编译码方式】→【A律PCM编译码】。调节W1主控&信号源使信号
5、A-OUT输出峰峰值为3V左右。3、此时实验系统初始状态为:设置音频输入信号为峰峰值3V,频率1KHz正弦波;PCM编码及译码时钟CLK为64KHz方波;编码及译码帧同步信号FS为8KHz。4、实验操作及波形观测。(1)调节模拟信号源输出波形为正弦波,输出频率为50Hz,用示波器观测A-out,设置A-out峰峰值为3V。(2)将信号源频率从50Hz增加到4000Hz,用示波器接模块1的音频输出2,观测信号的幅频特性。信号源频率为100Hz:频率为130Hz:200Hz:360Hz:频率为1260Hz:
6、2160Hz:3160Hz:频率为4KHz:注:频率改变时可根据实验需求自行改变频率步进,例如50Hz~250Hz间以10Hz的频率为步进,超过250Hz后以100Hz的频率为步进。思考:WPCM编解码器输出的PCM数据的速率是多少?在本次实验系统中,为什么要给W提供64KHz的时钟,改为其他时钟频率的时候,观察的时序有什么变化?答:速率是64Kb/s。PCM编码器在同步工作中,对于发送和接收两个方向应当用相同的主时钟和位时钟,在这一模式中,MCLKx上必须有时钟信号在起作用,而MCLKR/PDN引脚则
7、起了掉电控制作用。改变其他时钟频率的时候,会接收不到编码信号。认真分析W主时钟与8KHz帧收、发同步时钟的相位关系。答:主时钟与8KHz帧收同步时钟,8KHz收同步时钟的周期为125us,第n个帧同步信号与主时钟相位相同,第n+1个帧同步信号与主时钟相位相反。实验项目二PCM编码规则验证概述:该项目是通过改变输入信号幅度或编码时钟,对比观测A律PCM编译码和μ律PCM编译码输入输出波形,从而了解PCM编码规则。1、关电,按表格所示进行连线。源端口目的端口连线说明信号源:A-OUT模块3:TH5(LPF-
8、IN)信号送入前置滤波器模块3:TH6(LPF-OUT)模块3:TH13(编码-编码输入)提供音频信号信号源:CLK模块3:TH9(编码-时钟)提供编码时钟信号信号源:FS模块3:TH10(编码-帧同步)提供编码帧同步信号模块3:TH14(编码-编码输出)模块3:TH19(译码-输入)接入译码输入信号信号源:CLK模块3:TH15(译码-时钟)提供译码时钟信号信号源:FS模块3:TH16(译码-帧同步)提供译码帧同步信号2、开电,设置主控菜
此文档下载收益归作者所有