欢迎来到天天文库
浏览记录
ID:57059111
大小:174.00 KB
页数:20页
时间:2020-07-30
《Quartus原理图输入法深入课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第3章QuartusⅡ原理图输入法深入原理图输入法中MAX+plusⅡ老式宏函数的应用原理图输入法中LPM的应用原理图输入法中的层次化知识点:3.1原理图输入法中MAX+plusⅡ老式宏函数的应用MAX+plusⅡ库中收有MAX+plusⅡ老式宏函数包括加法器、编码器、译码器、计数器和移位寄存器等74系列器件,用户可以自由的调用。QuartusⅡ编译器会自动将不用的门和触发器删除,并且所有输入端口都有默认值,不用的输入端允许不进行任何连接。综合使用基本逻辑元件库和MAX+plusⅡ库的元件可以设计出大多数传统的方法所能设计的数字电路。对于用户已有的用74系列器件设
2、计的数字电路,用户可根据原有的电路图很方便地使用QuartusⅡ设计出适用于CPLD/FPGA的电路。3.1原理图输入法中MAX+plusⅡ老式宏函数的应用例3.1用74151设计一个三人表决电路。已知三人表决器真值表如下所示abcy00000010010001111000101111011111逻辑表达式如下:LPM函数元件库MAX+plusⅡ库基本逻辑元件库3.1原理图输入法中MAX+plusⅡ老式宏函数的应用3.1原理图输入法中MAX+plusⅡ老式宏函数的应用在QuartusⅡ中执行File-New…命令,在弹出的编辑文件类型对话框中选择设计流程图和原理图
3、文件3.1原理图输入法中MAX+plusⅡ老式宏函数的应用打开元件库弹出图3-3对话框的Libraies栏内通过双击MAX+plus2选择MAX+plusⅡ库图3-3选择MAX+plusⅡ库3.1原理图输入法中MAX+plusⅡ老式宏函数的应用图3-4选择74151器件3.1原理图输入法中MAX+plusⅡ老式宏函数的应用按照图3.7放置输入输出引脚并连接好后命名,其他各信号端子按照芯片的特性连接地线端子和电源端子。图3.7三人表决器原理图3.1原理图输入法中MAX+plusⅡ老式宏函数的应用新建波形文件,按照真值表编辑波形并存盘3.1原理图输入法中MAX+plu
4、sⅡ老式宏函数的应用仿真后波形图3.8与第二章实训中的波形相比较3.1原理图输入法中MAX+plusⅡ老式宏函数的应用例3.2应用两块74194及一些门电路设计一个序列可设置的8位序列信号检测电路。此电路包括序列输入模块和序列比较模块。序列输入模块是一个串转并电路,由两块74194串接而成,如图3.9所示。序列比较模块由八个同或门和一个八输入与门组成,如图3.10所示。每个同或门的一个输入端作为一个设置输入端,另一个则与一个74194输出端相连。当且仅当两块74194的8位输出端与8位设置输入端完全相同时,八输入与门的八个输入端才全是1,八输入与门的输出才是1,故
5、只有输入序列与设置序列完全相同时,电路输出才是1,其他情况为0,因此实现了序列检测电路的功能。3.1原理图输入法中MAX+plusⅡ老式宏函数的应用注意图中总线的画法:在原理图输入法中,有三种元件之间的连线,节点(Node)、总线(Bus)和一般不是节点和总线的连线。当鼠标放到元件可连接处,将出现一个十字形光标,这时按下鼠标左键画线,默认为节点。若要画总线,可先画节点,然后用鼠标按住连线右击鼠标,选择BusLine,将其修改为总线即可。3.1原理图输入法中MAX+plusⅡ老式宏函数的应用直角节点工具直角总线工具直角导管工具3.1原理图输入法中MAX+plusⅡ老
6、式宏函数的应用3.1原理图输入法中MAX+plusⅡ老式宏函数的应用例3.3用两块74161设计一个五-十进制计数器。74161是4位二进制加法计数器,用两块74161设计8位二进制加法计数器。其模是256.如果计数器从0开始计数,要构成五-十进制计数器,当计数器的值计到十进制数49即二进制的00110001时,要让两块74161的同步置数端有效,使两块74161同时置零。根据此要求设计电路。3.1原理图输入法中MAX+plusⅡ老式宏函数的应用3.1原理图输入法中MAX+plusⅡ老式宏函数的应用3.1原理图输入法中MAX+plusⅡ老式宏函数的应用3.1原理图
7、输入法中MAX+plusⅡ老式宏函数的应用
此文档下载收益归作者所有