欢迎来到天天文库
浏览记录
ID:57044951
大小:703.50 KB
页数:27页
时间:2020-07-28
《二进制运算电路课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、3.5二进制运算电路3.5.1-2半加器和全加器的运算逻辑半加器全加器3.5.3集成多位加法器芯片串行进位加法运算超前进位集成4位加法器74LS283全加器的应用3.5.4数值比较器1分为不考虑低位来的进位和考虑低位进位两种情况半加器全加器两个1位二进制数相加的过程2不考虑低位进位,将两个1位二进制数A、B相加的逻辑运算半加器的真值表逻辑表达式逻辑图1000C011110101000SBA半加器的真值表C=AB1.半加器(HalfAdder)3.5.1-2半加器和全加器31110111010011100101001110100110010100000CiSiCi-1BiAi全加器真值表全加器
2、进行加数、被加数和低位来的进位信号的相加2.全加器(FullAdder)4逻辑图全加器逻辑图与实现电路实现电路5两个半加器构成一个全加器611011001+011010011两个二进制数相加时,也分为不考虑低位来的进位和考虑低位进位两种情况。同时必须考虑各个位的进位两个4位二进制数相加的过程73.5.3集成多位加法器芯片1.串行进位加法器----采用四个1位全加器组成在电路上如何实现两个四位二进制数相加?A3A2A1A0+B3B2B1B0低位的进位信号送给邻近高位作为输入信号任一位的加法运算必须在低一位的运算完成之后才能进行串行进位加法器运算速度不高。8进位输入是由专门的“进位逻辑门”来提供
3、超前进位加法器使每位的进位直接由加数和被加数产生,而无需等待低位的进位信号2.超前进位加法原理该门综合所有低位的加数、被加数及最低位进位输入9定义两个中间变量Gi和Pi:Si=Ki⊕Ci-1Ci=Gi+PiCi-1Gi=AiBiPi=Ai+Bi……产生变量……传输变量注意进位信号的产生……中间变量Ki=GiPi=Ai⊕Bi1074LS283逻辑图11Si=Ki⊕Ci-1Ci=Gi+PiCi-1S0=K0⊕C-1=A0⊕B0⊕C-1本位和信号的产生S1=K1⊕C0=A1⊕B1⊕C0S2=K2⊕C1=A2⊕B2⊕C1S3=K3⊕C2=A3⊕B3⊕C212Si=Ki⊕Ci-1Ci=Gi+PiCi-
4、1C0=G0+P0C-1C1=G1+P1C0=G1+P1G0+P1P0C-1C2=G2+P2C1=G2+P2G1+P2P1G0+P2P1P0C-1C3=G3+P3C2=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C-1进位信号的产生132.超前进位集成4位加法器74LS28374LS283逻辑框图74LS283引脚图143.超前进位加法器74LS283的应用例1用两片74LS283构成一个8位二进制数加法器在片内是超前进位,而片与片之间是串行进位。158421码输入余3码输出1100例2用74LS283构成8421BCD码转换为余3码的码制转换电路8421码余3码0000
5、00010010001101000101+0011+0011+0011CO16补码和反码的关系式:N补=N反+1。反码和补码这里只讨论数值码,不包括符号位原码自然二进制码反码将原码中的所有0变为1,所有1变为0后的代码。反码与原码的一般关系式:N反=(2n1)N原补码N补=2nN原原码:000101反码:111010111111补码:111011例3*利用加法器完成减法运算17加补码完成减法运算1)AB0的情况。1010000100补码和反码的关系式:N补=N反+1进位反相借位2)AB<0的情况。01100借位11100进位反相0101-000101000001-0101
6、-0100结果表明,在A–B0时,借位信号为0,所得的差就是差的原码。在A–B<0时,借位信号为1,所得的差是差绝对值的补码。18由加补码完成减法运算的减法器电路193.5.4数值比较器1数值比较器的逻辑功能2集成4位数值比较器74LS85集成数值比较器74LS85的功能数值比较器的位数扩展201数值比较器的逻辑功能输入输出ABFA>BFA7、高位相等,再比较低位数,比较结果由低位决定2.多位数值比较器的设计原则2274LS8574LS85的引脚图74LS85比较器不仅能完成两个4位二进制数的大小比较,还能扩展为更多位数的数值比较74LS85的示意框图3.集成4位数值比较器74LS8523输入输出A3B3A2B2A1B1A0B0IA>BIABFAB3××××××HLLA3B
7、高位相等,再比较低位数,比较结果由低位决定2.多位数值比较器的设计原则2274LS8574LS85的引脚图74LS85比较器不仅能完成两个4位二进制数的大小比较,还能扩展为更多位数的数值比较74LS85的示意框图3.集成4位数值比较器74LS8523输入输出A3B3A2B2A1B1A0B0IA>BIABFAB3××××××HLLA3B
此文档下载收益归作者所有