微机原理与接口技术_8086微处理器课件.ppt

微机原理与接口技术_8086微处理器课件.ppt

ID:56990475

大小:1019.00 KB

页数:37页

时间:2020-07-25

微机原理与接口技术_8086微处理器课件.ppt_第1页
微机原理与接口技术_8086微处理器课件.ppt_第2页
微机原理与接口技术_8086微处理器课件.ppt_第3页
微机原理与接口技术_8086微处理器课件.ppt_第4页
微机原理与接口技术_8086微处理器课件.ppt_第5页
资源描述:

《微机原理与接口技术_8086微处理器课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、知识的回顾8088/8086处理器总线时序主要内容:1处理器总线2处理器的工作状态38088微处理器的内部结构48086CPU的时序58086存储器/IO组织学习外部特性,首先了解其引脚信号,关注以下几个方面:引脚的功能信号的流向有效电平三态能力输出正常的低电平、高电平外,还可以输出高阻的第三态一处理器总线18086CPU引脚功能8086与8088CPU引脚区别:8086有16位数据线,与地址线A0-A15兼用;20位地址线,寻址空间达到1MB;8088有8位数据线,与地址线A0-A7兼用;8086与

2、8088CPU引脚28信号相反M/IO,IO/M)引脚34信号,功能与8086稍有不同。引脚分类地址总线、数据总线、控制总线地址/数据线地址/状态线非屏蔽中断可屏蔽中断请求最小最大模式控制MN/MX=1,最小模式MN/MX=0,最大模式读信号总线保持请求信号总线保持相应信号写信号存储器/IO控制信号M/IO=1,选中存储器M/IO=0,选中IO接口数据发送/接收信号DT/R=1,发送DT/R=0,接收数据允许信号地址允许信号中断响应信号测试信号:执行WAIT指令,CPU处于空转等待;TEST有效时,结

3、束等待状态。准备好信号:表示内存或I/O设备准备好,可以进行数据传输。复位信号28086CPU的两种组态最小组态(模式)MN/MX接+5V构成小规模的应用系统,只有8086一个微处理器,所有的总线控制信号均为8086产生,系统中的总线控制逻辑电路,减小到最少。最大组态(模式)MN/MX接地。用于大型(中型)8086/8088系统中,系统总是包含有两个或多个微处理器,其中一个主处理器就是8086或8088,其它的处理器称协处理器,协助主处理器工作。需要总线控制器来变换和组合控制信号。思考题:从引腿信号上

4、看,8086和8088有什么不同?8086/8088有两种工作方式,它们是通过什么方法来实现?38086在最小模式下的典型配置MN/MX接+5V;一片8284,作为时钟发生器;三片8282或74LS373,作地址锁存器;二片8286/8287,作总线驱动器;三态门具有单向导通和三态的特性EAB00/1高阻状态10/10/1EAB常见单向锁存器8282双向三态缓冲器OE=0,导通T=1A→BT=0A←BOE=1,不导通双向三态门具有双向导通和三态的特性控制端连接在一起,低电平有效可以双向导通输出与输入同

5、相每一位都是一个双向三态门,8位具有共同的控制端双向8位三态缓冲器82868282锁存器与8086的连接T=1,发送;T=0,接收8086在最小模式下的典型配置课堂提问:8086/8088CPU有40条引脚,请按功能对它们进行分类?8086/8088有两种工作方式,它们是通过什么方法来实现?二8088微处理器的内部结构分为两大模块:总线接口单元BIU(BusInterfaceUnit):管理系统总线和长度为4个字节的预取指令队列。执行单元EU(ExcutionUnit):负责指令的译码和执行。一、总线

6、接口单元(BIU)的组成:指令队列、指令指针(IP)、段寄存器、地址加法器、总线控制逻辑。二、执行单元(EU)的组成:ALU、通用寄存器、地址寄存器、标志寄存器、指令译码逻辑。8088指令执行过程下面用动画形式演示如下指令的执行过程1000:100MOVAL,[2000H];A000201000:103ADDAL,02H;04021000:105HLT;F41000:100MOVAL,[2000H];A000201000:103ADDAL,02H;04021000:105HLT;F4三8086CPU的

7、时序主要操作①系统复位与启动②暂停③总线操作④中断操作时序(Timing):指信号高低电平(有效或无效)变化及相互间的时间顺序关系。总线时序:描述CPU引脚如何实现总线操作。指令周期:执行一条指令的时间。总线周期:CPU从存储器或I/O端口读写一个字节(字)的时间。时钟周期:CPU的基本时间单位。T状态:一个基本时钟周期又称T状态。基本总线周期:4个T状态T1状态:A19—A0上是地址信息,出现ALE信号后,将地址锁存到地址锁存器(8282)。T2状态:地址信息消失,A19-A16从地址信息变为状态信

8、息S6-S3。1时序基本概念28086CPU的典型时序总线操作是指CPU通过总线对外的各种操作8088的总线操作主要有:存储器读、存储器写I/O读操作、I/O写操作中断响应操作总线请求及响应操作CPU正在进行内部操作、并不进行实际对外操作的空闲状态Ti复位①存贮器读周期例:MOVAL,[1000H];M/IO=1T1状态:A19—A0上是地址信息,出现ALE信号后,将地址锁存到地址锁存器(8282)。T2状态:地址信息消失,A19-A16从地址信息变为状

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。