CMOS运放的优化设计.pdf

CMOS运放的优化设计.pdf

ID:56182457

大小:476.32 KB

页数:33页

时间:2020-06-04

CMOS运放的优化设计.pdf_第1页
CMOS运放的优化设计.pdf_第2页
CMOS运放的优化设计.pdf_第3页
CMOS运放的优化设计.pdf_第4页
CMOS运放的优化设计.pdf_第5页
资源描述:

《CMOS运放的优化设计.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、CMOS运放的优化设计目录摘要..........................................................................................2第一章绪论...............................................................................3§1.1运算放大器设计概述..............................................3§1.2设计目标和性能参数要求..............

2、........................4第二章二级运算放大器的设计...............................................5§2.1电路结构..................................................................5§2.2性能分析..................................................................5§2.3手工计算几何参数................................

3、..................7§2.4性能参数的理论计算值........................................10§2.5hspice仿真.............................................................11§2.6理论和仿真的对照................................................15第三章全差分结构运算放大器设计..................................16§3.1电路结构.........

4、.......................................................16§3.2性能分析................................................................16§3.3手工计算几何参数................................................20§3.4性能参数的理论计算值........................................26§3.5hspice仿真...................

5、..........................................27§3.6理论和仿真的对照................................................31第四章结论和分析............................................................32参考文献:..............................................................................33致谢.................

6、.....................................................................331CMOS运放的优化设计摘要集成电路的诞生至今已有四十年了,1958年美国德州仪器公司(TI)研制成功世界上第一块数字集成电路,由此宣告电子工业进入了集成电路时代。近年来,集成电路产业方兴未艾,目前已经发展到系统级芯片(SOC)阶段。随着CMOS工艺的进步,CMOS电路由于其低成本、低功耗以及速度的不断提高,已经成为集成电路工艺的主流。虽然目前数字电路飞速发展,数字信号的优越性在通信等领域得到了淋漓尽致的体现,DS

7、P芯片得到了广泛的应用,受到了市场的追捧。由于自然界本身的信号基本上都是模拟的,所以模拟电路作为SOC的一部分,作为数字处理芯片与真实世界的接口,已经显示出其突出的重要性。而且,模拟电路由于其设计的复杂性,成为整个系统级芯片设计的瓶颈。而运放作为模拟电路最重要最通用的模块,其设计一般包括以下几个步骤:确定设计要求;设计或综合;仿真;几何版图设计;版图后仿真;流片;测试[2]。本文中对于运放的设计只完成前三个步骤。即在确定运放设计规范要求的基础上,通过分析性能参数与晶体管几何参数的关系,计算出各晶体管的宽长比,进而通过hspice软件仿真,确定设计的可行性

8、。在设计中,为使设计得到的运放能够在稳定工作并且符合设计要求,还涉及到相位补偿、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。