毕业设计(论文)-基于vhdl语言的多功能数字钟设计

毕业设计(论文)-基于vhdl语言的多功能数字钟设计

ID:5465744

大小:800.01 KB

页数:50页

时间:2017-12-13

毕业设计(论文)-基于vhdl语言的多功能数字钟设计_第1页
毕业设计(论文)-基于vhdl语言的多功能数字钟设计_第2页
毕业设计(论文)-基于vhdl语言的多功能数字钟设计_第3页
毕业设计(论文)-基于vhdl语言的多功能数字钟设计_第4页
毕业设计(论文)-基于vhdl语言的多功能数字钟设计_第5页
资源描述:

《毕业设计(论文)-基于vhdl语言的多功能数字钟设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、黄河科技学院毕业设计说明书第46页基于VHDL语言的多功能数字钟设计摘要VHDL作为一种硬件描述语言,可用于数字电路与系统的描述、模拟和自动设计与仿真等,是当今电子设计自动化的核心技术。本文使用VHDL语言设计了一个数字时钟电路,给出了设计该数字系统的流程和方法。本设计方法具有硬件描述能力强,设计方法灵活,便于修改等优点,大大降低了数字系统设计的难度,提高了工作效率。本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手段设计文件,在MAX+PlusⅡ工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了一个基于CPLD

2、的数字钟。系统主芯片采用EPM7128SLC84,由时钟模块、控制模块、计时模块、数据译码模块、显示以及报时模块组成。经编译和仿真所设计的程序,在可编程逻辑器件上下载验证,本系统能够完成时、分、秒的分别显示,由按键输入进行数字钟的校时、清零、启停功能。关键词:硬件描述语言,VHDL,数字电路设计,数字钟黄河科技学院毕业设计说明书第46页DigitalClockDesignBasedOnTheHardwareDescriptionLanguage(VHDL)Author:。。。。。。。。Tutor:。。。。。。。。AbstractVHDL

3、canbeusedtodescribe,simulateanddigitalsystemautomatically.Nowdays,itbecomesakeytechnologyinautomaticelectronicdesign.Thereisalotofsuperiorityinthisdescriptionlanguage.ThisarticleintroducesthemethodandtheprocessusingVHDLtodesignadigitalsystembyanexampleofdigitalclockdasig

4、n.TheresultgiveninthispapershowsthatVHDLisoneofthestrongesttoolsinhardwaredescriptionanditisaflexibleamongthedesignmethod.Themethodgiveninthispapercanreducethedifficultyofdigitalsystemdesignandimprovetheworkefficiency.TheuseofEDAdesigntechnology,hardware-descriptionlangu

5、ageVHDLdescriptionlogicmeansforthesystemdesigndocuments,inMaxplusIItoolsenvironment,atop-downdesign,bythevariousmodulestogetherbuildaCPLD-baseddigitalclock.ThemainsystemchipsusedEPM7128SLC84,makeupoftheclockmodule,controlmodule,timemodule,datadecodingmodule,displayandbro

6、adcastmodule.Aftercompilingthedesignandsimulationprocedures,theprogrammablelogicdevicetodownloadverification,thesystemcancompletethehours,minutesandsecondsrespectively,usingkeystomodify,cleared,startandstopthedigitalclock.Keywords:Hardwaredescriptionlanguage,VHDL,Digital

7、circuitdesign,digitalclock黄河科技学院毕业设计说明书第46页目录1绪论11.1课题背景11.2本课题研究的内容12总体设计方案33单元模块电路设计43.1时间显示电路模块设计43.2按键及指示灯电路模块的设计53.3蜂鸣器及有源晶振电路的设计73.4CPLD编程下载电路的设计83.5电源电路的设计93.5.1变压器次级电压估算93.5.2变压器输入功率的计算93.5.3滤波电容参数的选取103.6EPM7128SLC84器件介绍104CPLD编程设计114.1系统信号的定义及顶层模块114.2时钟节拍产生模块1

8、24.3模式选择功能模块144.4快速时间设置功能模块164.5秒、分、时计时与时间调整模块164.6闹铃时间设置模块184.7闹铃与整点报时模块194.8七段显示译码模块204.9LED显示模块225系统

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。