电子装置实习报告--出租车计价器设计.doc

电子装置实习报告--出租车计价器设计.doc

ID:53989229

大小:379.00 KB

页数:20页

时间:2020-04-12

电子装置实习报告--出租车计价器设计.doc_第1页
电子装置实习报告--出租车计价器设计.doc_第2页
电子装置实习报告--出租车计价器设计.doc_第3页
电子装置实习报告--出租车计价器设计.doc_第4页
电子装置实习报告--出租车计价器设计.doc_第5页
资源描述:

《电子装置实习报告--出租车计价器设计.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、百色职业学院毕业论文电子装置设计实习报告题目:出租车计价器设计专业班级:电气工程及其自动化0906班姓名:高阳学号:第ii页共20页目录第一章设计要求11.1基本功能11.2性能11.3扩展功能1第二章系统的组成及工作原理12.1系统的硬件构成及功能22.2AT89S51单片机及其引脚说明2第三章硬件电路方案设计53.1方案比较与确定53.2里程计算、计价单元的设计63.3显示单元电路设计83.4键盘显示模块设计9第四章系统的软件设计114.1系统主程序设计114.2定时中断服务程序134.3显示服务程序134.4键盘服务程序14第五章系统

2、调试与测试结果分析155.1使用的仪器仪表和工具155.2调试的方法15第六章结论16第一章设计要求1.1基本功能(1)显示:可以显示里程、金额、等待时间、速度。(2)计费功能:起步公里数为3公里,价格为8元;若实际运行大于3公里,按单程价格为2元/公里,往返则价格为1.5元/公里。(3)按键功能:单程/往返分别由“单程”按键和“往返”按键设定;按“暂停”键,计价器可暂停计价;按“清除”键,计价器能将记录数据(里程、等待时间与金额等)自动清0;按“查询”键,能自动显示总等待时间;按“返回”键,仍然显示里程和金额。1.2性能:公里数检测误差不

3、超过±10%。1.3扩展功能停车计费功能:用单片机控制电机转动,并用光电传感器检测转盘转动模拟车速,车速与转盘转速成正比。车速<5公里/小时的时间累积为总等待时间,每5分钟等待时间相当于里程数增加1公里。第二章系统的组成及工作原理本系统的硬件设计主要包括单片机AT89S51、数据显示部件、模拟行驶路程单元、及计价单元的设计。在硬件设计过程中,充分利用各部件的功能,实现多功能的出租车计价器设计。182.1系统的硬件构成及功能利用单片机丰富的IO端口,及其控制的灵活性,实现基本的里程计价功能和价格选择、时间显示控制等功能。不但能实现所要求的功能

4、而且能在很大的程度上扩展功能,而且还可以方便的对系统进行升级。如图2.1单片机控制方案图。图2.1单片机控制方案图2.2AT89S51单片机及其引脚说明AT89S51是美国ATMEL公司生产的低功耗,高性能CMOS8位单片机,片内含4KB的可系统编程的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准8051指令系统及引脚。它集Flash程序存储器既可在线编程(ISP)也可用传统方法进行编程及通用8位微处理器于单片芯片中,具有高性价比。18AT89S51是一个有40个引脚的芯片,引脚配置如图2.2AT8

5、9S51引脚配置所示。图2.2AT89S51引脚配置AT89S51芯片的40个引脚功能为:VCC电源电压。GND接地。RST复位输入。当RST变为高电平并保持2个机器周期时,将使单片机复位。WDT溢出将使该引脚输出高电平,设置SFRAUXR的DISRTO位(地址8EH)可打开或关闭该功能。DISKRTO位缺省为RESET输出高电平打开状态。XTAL1反向振荡放大器的输入及内部时钟工作电路的输入。XTAL2来自反向振荡放大器的输出。18P0口一组8位漏极开路型双向I/O口。也即地址/数据总线复用口。作为输出口用时,每位能驱动8个TTL逻辑门电

6、路,对端口写“1”可作为高阻抗输入端用。在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻。在Flash编程时,P0口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。P1口一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。Flash编程和程序校验期间,P1接收

7、低8位地址。P1口部分端口引脚及功能如表2-1P1口特殊功能所示。表2-1P1口特殊功能P1口引脚特殊功能P1.5MOSI(用于ISP编程)P1.6MOSI(用于ISP编程)P1.7SCK(用于ISP编程)P2口一个带内部上拉电阻的8位双向I/O口。P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,某个引脚被外部信号拉低时会输出一个电流(IIL)。在访问外部程序存储器或16位地址的外部数据存储器时,P2口送出高8位地址数据。在访问8位地址的外部数

8、据存储器时,P2口线上的内容在整个访问期间不改变。Flash编程和程序校验期间,P2亦接收低8位地址。P3口一个带内部上拉电阻的8位双向I/O口。P3的输出缓冲级可驱动(吸收或输

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。