微机原理期末半开卷必备.doc

微机原理期末半开卷必备.doc

ID:53252928

大小:1.13 MB

页数:2页

时间:2020-04-02

微机原理期末半开卷必备.doc_第1页
微机原理期末半开卷必备.doc_第2页
资源描述:

《微机原理期末半开卷必备.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、第一章:微型计算机概述运算器:①用来进行算术逻辑运算和位移、循环等操作。②又称算术逻辑单元ALU,核心是累加器。③参加运算的操作数来自累加器和内部数据总线。控制器:①控制器是整个计算机的控制、指挥中心。②主要由程序计数器PC、指令寄存器IR、指令译码器ID和控制逻辑PLA、时序电路等部件组成。③主要功能是控制指令执行的顺序与过程。寄存器组:通常由多个寄存器组成,主要用来暂存CPU执行程序时的常用数据或地址。总线:①总线是指传递信息的一组公用导线。②总线是传送信息的公共通道。③微机系统采用总线连接系统功能部件。④总线信号可分成三组(地

2、址总线AB:传送地址信息;数据总线DB:传送数据信息;控制总线CB:传送控制信息)⑤总线还有电源、地线等其他辅助信号地址总线AB(addressbus)(输出将要访问的内存单元或I/O端口的地址;地址线的多少决定系统直接寻址存储器的范围)数据总线DB(databus)(CPU读操作时,外部数据通过数据总线送往CPU;CPU写操作时,CPU数据通过数据总线送往外部;数据线的多少决定一次能够传送数据的位数)控制总线CB(controlbus)(协调系统中各部件的操作,有输出控制、输入状态等;控制总线决定了系统总线的特点,例如功能、适应性

3、等)总线特点:①在某一时刻,只能由一个总线主控设备(例如CPU)来控制总线。②在连接系统总线的各个设备中,某时刻只能有一个发送者向总线发送信号,但可以有多个设备从总线上同时获取信号。优点:①可以减少机器中的信息传送线的根数,从而简化了系统结构,提高了机器的可靠性。②可以方便地对存储器芯片及I/O接口芯片进行扩充。第二章:微处理器与总线执行部件EU(executionunit):负责指令的译码、执行和数据的运算总线接口部件BIU(businterfaceunit):管理CPU与系统总线的接口;负责CPU对存储器和外设进行访问8086/

4、8088寄存器组:8个通用寄存器;4个段寄存器;1个标志寄存器;1个指令指针寄存器(共14个,均为16位)8086/8088有8个通用的16位寄存器(1)数据寄存器:AX,BX,CX,DX;(2)变址寄存器:SIDI;(3)指针寄存器:BPSPAX-累加器(accumulator);使用频度最高,用于算术、逻辑运算以及与外设传送信息等BX-基址寄存器(baseaddressregister);常用做存放存储器地址CX-计数器(counter):作为循环和串操作等指令中的隐含计数器DX-数据寄存器(dataregister):常用来存

5、放双字长数据的高16位,或存放外设端口地址16位变址寄存器SI和DI,常用于存储器变址寻址方式时提供地址;SI源地址寄存器(sourceindex);DI目的地址寄存器(destinationindex)指针寄存器用于寻址内存堆栈内的数据:SP堆栈指针寄存器(stackPointer)指示堆栈段栈顶的位置(偏移地址);BP基址指针寄存器(basepointer)表示数据在堆栈段中的基地址IP-指令指针寄存器(instructionpointer):指示主存储器指令的位置;随着指令的执行,IP将自动修改以指示下一条指令所在的存储器位置

6、;IP寄存器是一个专用寄存器IP寄存器与CS段寄存器联合使用以确定下一条指令的存储单元地址标志寄存器(flag):用于反映指令执行结果或控制指令执行形式。状态标志:CFZFSFPFOFAF控制标志:DFIFTFCF进位标志:有进位借位则CF=1ZF零标志:结果为0则ZF=1SF符号标志:最高位为1则SF=1PF奇偶标志:最低字节(8位)1的个数为偶数则PF=1OF溢出标志:结果溢出则OF=1AF辅助进位标志:D3位有进位或借位则AF=1DF方向标志:0时地址自动增加;1时地址自动减少IF中断允许标志:1时允许中断;0时禁止中断TF陷

7、阱标志:0时处理器正常工作;1时处理器单步执行指令CS-代码段寄存器DS-数据段寄存器ES-附加段寄存器SS-堆栈段寄存器存储器是计算机存储信息的地方。寄存器是微处理器(CPU)内部暂存数据的存储单元,以名称表示,例如:AX,BX..….等存储器也就是平时所说的主存,也叫内存,可直接与CPU进行数据交换。外存主要指用来长久保存数据的外部存储介质,常见的有硬盘、光盘、磁带、U盘等。段基地址:指明逻辑段在主存储器中的起始位置偏移地址:指明存储器单元距离段起始位置的偏移量;也称有效地址EA物理地址=段基地址×16+段内偏移地址一个物理地址

8、可以有多个逻辑地址。代码段用来存放程序的指令序列:CS:存放代码段的段基地址;IP:指示下条指令的偏移地址数据段存放运行程序所用的数据:DS:存放数据段的段基地址;有效地址EA:存储器操作数的偏移地址附加段是附加的数据段,也保存数据;

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。