实验二 一位二进制全加器的文本设计.doc

实验二 一位二进制全加器的文本设计.doc

ID:52767916

大小:29.00 KB

页数:2页

时间:2020-03-30

实验二 一位二进制全加器的文本设计.doc_第1页
实验二 一位二进制全加器的文本设计.doc_第2页
资源描述:

《实验二 一位二进制全加器的文本设计.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验二一位二进制全加器的文本设计一、实验目的:1、学习QuartusⅡ软件的使用,包括软件安装及基本的使用流程。2、掌握用原理图输入法设计简单组合电路的方法和详细设计流程。3、掌握原理图的层次化设计方法。二、实验原理:本实验要用原理图输入设计方法完成1位全加器的设计。1位全加器可以用两个半加器及一个或门连接构成,因此需要首先完成半加器的设计。采用原理图层次化的设计方法,按照课本4.5节介绍的方法用原理图输入法设计一个半加器,并将其封装成模块,然后在顶层调用半加器模块完成1位全加器的设计。三、实验内容和步骤:1、打开原理图编辑器,完成半加器的设计。半加器原理图如下:2、完成1位半加器的设计输入

2、、目标器件选择、编译和仿真各步骤,详细过程见教材4.5节相关内容。3、正确完成之后,选择“File”/“create/Update”/“CreateSymbolfileforcurrentfile”,将文件变成一个包装好的单一元件模块待调用。4、调用1位半加器模块可画出以下1位全加器:5、保存并完全编译,进行仿真,给出仿真结果及分析。仿真结果分析:上图中输入信号为ain、bin、cin,输出信号为sum,进位信号为cout,从上图中可以看出,当输入信号有两个或两个以上‘1’时,进位信号cout为‘1’有一个或三个输入信号为‘1’时,输出信号为‘1’。符合全加器真值表。6、引脚锁定后再重新编译

3、,并连接实验箱进行下载。注意第一次下载时的一些设定。引脚锁定:将三个输入信号分别锁定在三个拨动开关上,用以输入‘0’和‘1’,将两个输出信号锁定在发光二极管上,灯亮为1,灭为0,实验现象:当输入信号有两个或两个以上‘1’时,进位信号锁定的发光二极管亮,有一个或三个输入信号为‘1’时,输出信号锁定的发光二极管亮。符合仿真波形和全加器真值表。四、实验总结本次实验为EDA的第二个实验,、熟悉了EDA原理图设计的基本流程,在画原理图时应注意连线的规范,要学会使用模块化设计以及调用已有的模块,在多层次设计中,要注意顶层文件的设置及编译。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。