欢迎来到天天文库
浏览记录
ID:52300194
大小:314.00 KB
页数:6页
时间:2020-03-26
《数字电子技术教学全套课件(邱寄帆)习题 第4章习题及答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、一、选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。A.N-1B.NC.N+1D.2N2.在下列触发器中,有约束条件的是。A.主从JKF/FB.主从DF/FC.同步RSF/FD.边沿DF/F3.一个触发器可记录一位二进制代码,它有个稳态。A.0B.1C.2D.3E.44.存储8位二进制信息要个触发器。A.2B.3C.4D.85.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=。A.0B.1C.QD.6.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=。A.0B.1C.
2、QD.7.对于D触发器,欲使Qn+1=Qn,应使输入D=。A.0B.1C.QD.8.对于JK触发器,若J=K,则可完成触发器的逻辑功能。A.RSB.DC.TD.Tˊ9.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端。A.J=K=0B.J=Q,K=C.J=,K=QD.J=Q,K=0E.J=0,K=10.欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端。A.J=K=1B.J=Q,K=C.J=,K=QD.J=Q,K=1E.J=1,K=Q11.欲使JK触发器按Qn+1=0工作,可使JK触发器的输
3、入端。A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=112.欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端。A.J=K=1B.J=1,K=0C.J=K=D.J=K=0E.J=,K=013.欲使D触发器按Qn+1=n工作,应使输入D=。A.0B.1C.QD.14.下列触发器中,克服了空翻现象的有。A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器15.下列触发器中,没有约束条件的是。A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D
4、触发器16.描述触发器的逻辑功能的方法有。A.状态转换真值表B.特性方程C.状态转换图D.状态转换卡诺图17.为实现将JK触发器转换为D触发器,应使。A.J=D,K=B.K=D,J=C.J=K=DD.J=K=18.边沿式D触发器是一种稳态电路。A.无B.单C.双D.多一、判断题(正确打√,错误的打×)1.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。()2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()
5、4.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。()5.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。()6.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。7.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。()二、填空题1.触发器有个稳态,存储8位二进制信息要个触发器。2.一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入=且=的信号。3.触发器有两个互补的输出端
6、Q、,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。5.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。答案一、选择题1.B2.C1.C2.D3.BD4.AD5.C6.C7.ABDE8.ACDE9.BCD10.BCE11.D12.ABD13.D14.ABCD15.A16.C二、判断题1.×2.√3.√4.√5.×6.×7.×三、填空题1.282.0
7、03.Q=1、=0Q=0、=1Q4.RS=05.空翻主从式边沿式思考题与习题4-1触发器的主要性能是什么?它有哪几种结构形式?其触发方式有什么不同?4-2试分别写出RS触发器、JK触发器、D触发器、T触发器和T′触发器的状态转换表和特性方程。4-3已知同步RS触发器的R、S、CP端的电压波形如图T4-3所示。试画出Q、端的电压波形。假定触发器的初始状态为0。图T4-34-4设边沿JK触发器的初始状态为0,CP、J、K信号如图T4-4所示,试画出触发器输出端Q、的波形。图T4-44-5电路如图T4-5(a)所
8、示,输入波形如图T4-5(b)所示,试画出该电路输出端G的波形,设触发器的初始状态为0。图T4-54-6试画出图T4-6所示波形加在以下两种触发器上时,触发器输出Q的波形:(1)下降沿触发的触发器(2)上升沿触发的触发器图T4-64-7已知A、B为输入信号,试写出图T4-7所示各触发器的次态逻辑表达式。图T4-74-8设图T4-8所示中各TTL触发器的初始状态皆为0,试画出在CP信号作用下各触发的输出端Q1~Q6
此文档下载收益归作者所有