欢迎来到天天文库
浏览记录
ID:52066878
大小:166.50 KB
页数:5页
时间:2020-03-22
《数字电路试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数字电路考试题(B卷)姓名 成绩 一、填空题(每小题1分,共20分)1、数字信号的时间和数值上的特点是。2、触发器有两个稳定的状态:为触发器的状态,为触发器的状态。3、三态门有三种输出状态,即高电平,低电平和。4、,则。5、由与非门构成的基本RS触发器,两个输入端不能同时为。6、触发器的类型从逻辑功能上分为触发器,触发器,触发器,触发器,触发器。7、时序逻辑电路由电路和电路组成。8、逻辑函数的三个重要法则,分别是代入法则、和反演法则。9、N变量的函数具有个最小项。10、在卡诺图化简函数时,16个相邻的“1”可以合并为一项,肖去个变量。11、两个一位二进制数相加不考虑低位的进位,这种加法称
2、为。12、组合逻辑电路的定义是。13、表示十进制数的四位二进制代码称为。14、D触发器的次态方程Qn+1=。15、JK触发器的次态方程Qn+1=。16、随机存储器RAM一旦掉电其数据将。17、单稳态触发器具有一个稳态和一个。18、TTL与非门多余的输入端可以。19、半导体存储器是能够存储二值信息的半导体器件,分为和两类。20、进位计数制的简称是。二、数制变换题(每小题1分,共10分)1、(34.25)10=()2=()82、(10101000)2=()10=()163、(123)8=()2=()104、(1011011)2=()16=()105、(16.25)10=()2=()166、(3A
3、B6)16=()2=()87、(432.B7)16=()2=()88、(A7)16=()2=()109、(1000010110010111)8421BCD=()1010、(465)16=()8421BCD三、选择题(每小题2分,共30分)1、下述给出的四位二进制码不属于8421BCD码的是()。(A)1000(B)0101(C)0111(D)11002、译码器74138的输出是()。(A)最小项(B)高阻电(C)最大项(D)高电平3、属于组合逻辑电路器件的是()。(A)存储器(B)寄存器(C)计数器(D)加法器4、三态门处在禁止时输出为()。(A)高阻(B)低电平(C)高电平(D)电源电压5
4、、使最小项为1的变量值是()。(A)111(B)000(C)101(D)1106、一位半加器输入变量的个数应是()。(A)1(B)2(C)3(D)47、,F2=A⊙B,F1和F2的关系是()。(A)F1=F2(B)F1>F2(C)F15、B)01(C)10(D)11(图二)(图三)11、时序逻辑电路如图三所示,触发器的初态Q2Q1Q0=100,在CP脉冲作用下,触发器的状态重复一次所需CP脉冲的个数为()。(A)1个(B)6个(C)3个(D)4个12、下图四所示用74LS161组成的计数器电路的计算制为()。(A)九进制(B)七进制(C)八进制(D)六进制(图四)(图五)13、计数器如上图五所示,Q1Q0原状态为11,当送入一个CP脉冲后的新状态为()。(A)10(B)11(C)00(D)0114、时序逻辑电路如下页图六所示,触发器的初态Q2Q1Q0=001,在CP脉冲作用下,触发器的状态重复一次所需CP脉冲的个数为()。(6、A)1个(B)6个(C)3个(D)4个(图六)(图七)15、时序逻辑电路如上图七所示,Q1Q0原状态为00,当送入一个CP脉冲后的新状态为()。(A)10(B)01(C)11(D)00四、函数化简(每小题5分,共10分)1、应用卡诺图化简函数。AB00011110CD000111102、利用公式法化简函数。五、分析题(每小题5分,共10分)1、写出下图的输出函数表达式,并化简,说明其功能。&&1BA&CF3F2F1F2、以给定的波形,画出下图维持—阻塞D触发器Q的波形(在第一个脉冲到来前Q状态为“0”)。DCQQRDSDCP1432RDDQ六、设计题(每小题10分,共20分)1、用译码器747、LS138设计实现下列逻辑函数。A1A2A0G1G2AG3A74LS138Y7Y1Y0Y2Y6Y5Y4Y32、利用74LS161四位二进制计数器实现M=12计数器(要求用反馈予置,状态按自然态序变化)。74161的功能表及逻辑图如下所示。74161功能表输入输出CPCrLDPTABCDQAQBQCQDφ0φφφφφφφ000010φφABCDABCDφ110φφφφφ保持φ11φ0φφφφ保持1111φφφφ
5、B)01(C)10(D)11(图二)(图三)11、时序逻辑电路如图三所示,触发器的初态Q2Q1Q0=100,在CP脉冲作用下,触发器的状态重复一次所需CP脉冲的个数为()。(A)1个(B)6个(C)3个(D)4个12、下图四所示用74LS161组成的计数器电路的计算制为()。(A)九进制(B)七进制(C)八进制(D)六进制(图四)(图五)13、计数器如上图五所示,Q1Q0原状态为11,当送入一个CP脉冲后的新状态为()。(A)10(B)11(C)00(D)0114、时序逻辑电路如下页图六所示,触发器的初态Q2Q1Q0=001,在CP脉冲作用下,触发器的状态重复一次所需CP脉冲的个数为()。(
6、A)1个(B)6个(C)3个(D)4个(图六)(图七)15、时序逻辑电路如上图七所示,Q1Q0原状态为00,当送入一个CP脉冲后的新状态为()。(A)10(B)01(C)11(D)00四、函数化简(每小题5分,共10分)1、应用卡诺图化简函数。AB00011110CD000111102、利用公式法化简函数。五、分析题(每小题5分,共10分)1、写出下图的输出函数表达式,并化简,说明其功能。&&1BA&CF3F2F1F2、以给定的波形,画出下图维持—阻塞D触发器Q的波形(在第一个脉冲到来前Q状态为“0”)。DCQQRDSDCP1432RDDQ六、设计题(每小题10分,共20分)1、用译码器74
7、LS138设计实现下列逻辑函数。A1A2A0G1G2AG3A74LS138Y7Y1Y0Y2Y6Y5Y4Y32、利用74LS161四位二进制计数器实现M=12计数器(要求用反馈予置,状态按自然态序变化)。74161的功能表及逻辑图如下所示。74161功能表输入输出CPCrLDPTABCDQAQBQCQDφ0φφφφφφφ000010φφABCDABCDφ110φφφφφ保持φ11φ0φφφφ保持1111φφφφ
此文档下载收益归作者所有