基于FPGA的线阵CCD驱动控制技术研究.pdf

基于FPGA的线阵CCD驱动控制技术研究.pdf

ID:51987752

大小:5.37 MB

页数:46页

时间:2020-03-21

基于FPGA的线阵CCD驱动控制技术研究.pdf_第1页
基于FPGA的线阵CCD驱动控制技术研究.pdf_第2页
基于FPGA的线阵CCD驱动控制技术研究.pdf_第3页
基于FPGA的线阵CCD驱动控制技术研究.pdf_第4页
基于FPGA的线阵CCD驱动控制技术研究.pdf_第5页
资源描述:

《基于FPGA的线阵CCD驱动控制技术研究.pdf》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于FPGA的线阵CCD驱动控制技术研究RESEARCHINDRIVINGTECHNoLoGYFORLINEARCCDBASEDoNFPGA学位授予单位及代码:量查堡王盍堂(!Q!竖2学科专业名称及代码:—㈣—(0804)研究方向:丑il型量堇垄皇厦量控剑申请学位级别:亟±指导教帅:篮璺王研究生:篮熊论文起止时间:垫lQ:!!二2Q!!:!!rr·rI4’},长春理工大学硕士学位论文原创性声明本人郑重声明:所呈交的硕士学位论文.《基于FPGA的线阵CCD驱动控制技术研究》是本人在指导教师的指导下,独立进行研究工作所取得的成果。除

2、文中已经注明引用的内容外,本论文不包含任何其他个人或集体已经发表或撰写过的作品成果。对本文的研究做出重要m献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声明的法律结果由本人承担。懈笠£;丛趄!丛4土H丛口长春理工大学学位论文版权使用授权书本学位论文作者及指导教师完全了解“长春理工大学硕士、博士学位论文版权使用规定”.同意疑春理T大学保留井向田家有关部门或机构送变学位论文的复印件和电子版.允许论文被查阅和借阅。本人授权长吝理工大学可以将本学位沧文的全部或部分内容编入有关数据库进行检索,也可采用影印,缩印或扫描等复制手段

3、保存和汇编学位论文。作青簦#:镒退指导导9fⅡ茬名!型墨年王,j丛日丝年。LH堕“■■l■■lrIoI■-l●I。输方式等“1。本文根据合作要求.对基-1二FPGA的线阵CCD成像系统进行了=”=发。系统设计时使用分立元器件米实现对CCD输出信号的预处理、CDS(相关双采样)、VGA可变增益调整)及14Bit精度的模数转换,虽后将转换后的数据通过FPGA和CameraLink接口发送到Pc上来完成被测目标信息的显示。本次设计使用ALTERA公司的低端产品EPIc6024C08来实现CCD的时序驱动、各部分电路工作所需的时钟设计以

4、及通讯接口的控制“1。通过在板缎的测试表明,所设计的图像采集系统实现了要求指标。与传统的线阵CCD成像系统相比.系统的可移植性强、控制方便.传输速率高,对更高精度及传输速率的成像系统的研发,打下了很嘬实的基础。关键词:线阵COD分立元器件时序设计数据传输ABSTRACTThelinearCCDismoreandmoreusedinmilitaryfield、industrialfielddetectionandotherhighlevelapplicationsbecauseofitsadvantagesinwidefieldo

5、fview、fastscanningspeedandhigherresolutionThelineararrayCCDimagingsystembasedonFPGArequiresreal·timetargetinthrmationcollection,thereforethereisaveryahigllstandardindeviceselection、drivingclock、signalprocessingcircuitdesignofeachpartanddebuggingofeommunicationinterfa

6、ceWediscussrelatedtechnologyoflineararrayimagingsysteminthisdesignTherearemainlyseveralaspectsasfollowing:structureunitandworkingmechanismofCCDimagesensor.processingtechnologyforoutputsignalandtransmissionmodeofdataafterADCandsoonWedevelopthelineararrayimagingsystemb

7、asedonFPGAaccordingtothedesignrequirementsofcooperationWeusediscretecompon∞tstoachieveoutputsignalprocessingofCCD、relateddoublesampling、variablegainadjustmentand14BitprecisionofanalogtodigitalconversioninsystemdesignFinallytheconverteddataissenttoPCforimagereductiont

8、hroughFPGAandcameralinkinterfaceWemakethetimingdriven、clockrequiredbyeachpartofcircuitandcommunicationinterfacecontrolwithEPlC6Q24C

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。