资源描述:
《计算机组成原理试题解析.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、一.判断题1.触发器是一种时序电路,它是构成时序逻辑电路的基础.答:正确.2.组合逻辑电路的特点是它的输出状态仅与当时的输入状态有关,而与过去的输入状态无关.答:正确.3.译码器是一种组合逻辑电路,而计数器是一种时序逻辑电路.答:正确.4.移位寄存器除了能把存在其中的数据一位一位地向左或向右移动外,还可用它来判断最左边的位是0还是1.答:正确.5.环形计数器不是用来计数的,而是用于发出顺序控制信号的.答:正确.6.J-K触发器是组成计数器的理想记忆元件.答:正确.7.计数器除了能对输入脉冲进行计数,还能作为分频器用.答:正确.8.PLA中的"与"阵列和"或"阵列都是可编程的.答:正确
2、.9.在PAL中,"与"阵列是可编程的,而"或"阵列是固定连接的.答:正确.10.PROM的"与"阵列是不可编程的,"或"阵列是可编程的.答:正确.二.选择题1.4输入端"与非"门的某一输入端的输入为"0",那么它的输出值是.A."0"B.取决于其他输入端的输入C."1"解:答案为C.2.CPU中有若干寄存器,其中存放存储器中数据和指令地址的寄存器是,暂存数据和指令的寄存器是,存放CPU将要执行的下一条指令地址的寄存器是.A.地址寄存器B.程序计数器C.数据寄存器D.指令寄存器解:答案依次为A,C,B.3.状态寄存器中的各个状态标志位是依据来置位的.A.算术逻辑部件上次的运算结果B.
3、CPU将要执行的指令C.CPU已执行的指令D.累加器中的数据解:答案为A.4.触发器的状态由时钟脉冲的上升沿时D(数据)端的状态决定,而与触发器的原状态无关,这种触发器是.A.J-K触发器B.R-S基本触发器C.D型触发器D.R-S同步触发器解:答案为C.5.在总线中起数据暂存和缓冲作用的器件是.A.总线传输器B.三态门C.总线控制器D.总线缓冲器解:答案为D.6.为协调计算机各部件的工作,需要来提供统一的时钟.A.总线缓冲器B.时钟发生器C.总线控制器D.操作命令发生器解:答案为B.7.逻辑表达式(A+B).(A+B)可化简化()(1)A(2)B(3)A(4)B(5)都不是解:答案
4、为(2)B.把逻辑表达式展开并用公式进行化简.8.正逻辑下的"或-非"门是负逻辑下的.A."与"门B."或"门C."与-非"门D."异或"门解:答案为C.三.填空题1.可编程序逻辑器件的PLD实际上是两级结构的器件.解:答案为"与"和"或".2.计算机中常用的时序电路有,和等.解:答案为触发器,计数器和寄存器.3.是构成时序电路的基础.解:答案为触发器.4.设"异或"门的二个输入端为A和B,输出为Y,当A接1时,输出为▁▁,当A接0时,输出为▁▁.解:答案为B,B.5.计算机中常用的组合逻辑电路有,等.解:答案为译码器,数据选择器.6.计算机中常用或来驱动总线.解:答案集电极开路门,
5、三态门..7.当时钟脉冲CP到来时,各触发器的输入端的数据可被锁定至输出端以备输出的寄存器是.解:答案为并行寄存器.8.寄存器常用于乘,除法运算中.解:答案为移位寄存器.因为乘法需要对部分积和乘数进行右移操作,除法要对被除数和余数进行左移操作.四.综合题1.设A,B,C是三个二进制数码,用逻辑表达式写出A=B=C的判断条件.(提示:先画出真值表).解:设判断函数为F,则F与A,B,C的关系用以下的真值表表示.ABCFABCF00000101001110001001011101110001由此可得到F=A.B.C+A.B.C2.请画出下列函数的真值表:⑴F1(A,B,C)=A·B+B·
6、C⑵F2(A,B,C)=A+B+C解:函数的真值表如下:ABCF1F2ABCF1F200000101001101001101100101110111011111113.试用三种基本门(与,或,非门)组成下列逻辑电路⑴异或门⑵同或门⑶与非门⑷或非门解:要先写出这四种电路的逻辑表达式,再用三种基本电路搭接.以"与非"门为例,"与非"门的逻辑表达式是F=A.B,故电路连接如左图.其他三种情况的做法类似,略.4.利用布尔代数的基本定律证明下列等式⑴A+B·C=(A+C)·(A+B)⑵(A+B+C)·A=0解:证明⑴等式右边=(A+C)·(A+B)=A·A+A·B+C·A+C·B=A+A·B+
7、C·A+C·B=A·(1+B)+C·A+C·B=A·(1+C)+C·B=A+C·B=等式左边因此,A+C·B=(A+C)·(A+B)⑵用摩尔定理,等式左边展开为A·B·C·A=A·A·B·C=0=右边