计算机组成原理试题解析4

计算机组成原理试题解析4

ID:38062098

大小:17.52 KB

页数:4页

时间:2019-05-24

计算机组成原理试题解析4_第1页
计算机组成原理试题解析4_第2页
计算机组成原理试题解析4_第3页
计算机组成原理试题解析4_第4页
资源描述:

《计算机组成原理试题解析4》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一.判断题1.计算机的主存是由RAM和ROM两种半导体存储器组成的.答:正确.2.CPU可以直接访问主存,而不能直接访问辅存.答:正确.3.外(辅)存比主存的存储容量大,存取速度快.答:错误.4.动态RAM和静态RAM都是易失性半导体存储器.答:正确.5.Cache的功能全部由硬件实现.答:正确.6.引入虚拟存储器的目的是为了加快辅存的存取速度.答:错误.7.多体交叉存储器主要是为了解决扩充容量的问题.答:错误.多体交叉存储器主要是为了提高存取速度,增加带宽.8.Cache和虚拟存储器的存储管理策略都利用

2、了程序的局部性原理.答:正确.9.多级存储体系由Cache,主存和辅存构成.答:正确.10.在虚拟存储器中,当程序正在执行时,由编译器完成地址映射.答:错误(由操作系统完成).二.选择题1.主(内)存用来存放.A.程序B.数据C.微程序D.程序和数据解:答案为D.2.下列存储器中,速度最慢的是.A.半导体存储器B.光盘存储器C.磁带存储器D.硬盘存储器解:答案为C.3.某一SRAM芯片,容量为16K×1位,则其地址线有.A.14根B.16K根C.16根D.32根解:答案为A.4.下列部件(设备)中,存取速

3、度最快的是.A.光盘存储器B.CPU的寄存器C.软盘存储器D.硬盘存储器解:答案为B.5.在主存和CPU之间增加Cache的目的是.A.扩大主存的容量B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作解:答案为C.6.计算机的存储器采用分级存储体系的目的是.A.便于读写数据B.减小机箱的体积C.便于系统升级D.解决存储容量,价格与存取速度间的矛盾解:答案为D.7.相联存储器是按进行寻址的存储器.A.地址指定方式B.堆栈存取方式C.内容指定方式D.地址指定与堆栈存

4、取方式结合解:答案为C.8.某SRAM芯片,其容量为1K×8位,加上电源端和接地端后,该芯片的引出线的最少数目应为.A.23B.25C.50D.20解:答案为D.9.常用的虚拟存储器由两级存储器组成,其中辅存是大容量的磁表面存储器.A.主存—辅存B.快存—主存C.快存—辅存D.通用寄存器—主存解:答案为A.10.在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为.A.全相联映射B.直接映射C.组相联映射D.混合映射解:答案为A.三.填空题1.对存储器的要求

5、是,,,为解决这三者的矛盾,计算机,采用体系结构.答:速度快,容量大,成本低,分级存储体系.2.CPU能直接访问和,但不能访问和.答:主存,CACHE,外存,I/O设备.3.Cache的映射方式有,和三种.其中方式,适度地兼顾了前两者的优点又尽量避免其缺点,比较理想.答:直接映象,全相联映象,组相联映象,组相联映象.4.广泛使用的和都是半导体存储器.前者的速度比后者快,不如后者高.它们的共同缺点是断电后保存信息.答:依次为SRAM,DRAM,随机读写,集成度,不能.5.闪速存储器能提供高性能,低功耗,高可

6、靠性以及能力,为现有的体系结构带来巨大变化,因此作为用于便携式电脑中.答:瞬时启动,存储器,固态盘.6.相联存储器不按地址而是按访问的存储器,在Cache中用来存放,在虚拟存储器中用来存放.答:内容,行地址表,段表,页表和快表.7.虚拟存储器指的是层次,它给用户提供了一个比实际空间大得多的.答:主-辅存,主存,虚拟地址.8.磁盘的地址格式由,,,四部分组成.答:台号,柱面号(磁道号),盘面号(磁头号),扇区号.9.温彻斯特硬盘的特点是,和.答:固定盘片,活动磁头和密封结构.10.一个完整的磁盘存储器由三部

7、分组成,其中又称磁盘机或磁盘子系统,是独立于主机的一个完整的设备,是磁盘机与主机的接口部件,用于保存信息.答:驱动器,控制器,盘片.四.计算题1.设有一个具有24位地址和8位字长的存储器,求:(1)该存储器能存储多少字节的信息(2)若存储器由4M×1位的RAM芯片组成,需要多少片(3)需要哪种译码器实现芯片选择解:⑴存储单元数为224=16M=16777216,故能存储16M字节的信息.⑵由于存储容量为16MB(8位字长),每4M字节需要4片(位并联方式),故需芯片数为16/4×8=32片.⑶若用32片组

8、成一个16M(8位字长),地址总线的低22位可直接连到芯片的A0-A21管脚,而地址总线的高2位(A22,A23)需要通过2:4线译码器进行芯片选择.存储器组成方案为位并联和地址串联相结合的方式.2.某计算机系统的内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns.已知在一段给定的时间内,CPU共访问内存4500次,其中340次访问主存,求:(1)Cache的命中率是多少(2)CPU访问内存

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。