欢迎来到天天文库
浏览记录
ID:51623187
大小:658.00 KB
页数:14页
时间:2020-03-26
《数字电子技术全套配套课件雷建龙 教学课件3-18 同步时序逻辑电路分析举例 .ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、二、同步时序逻辑电路的分析举例例3-4试分析图3-53所示的时序逻辑电路由于为同步时序逻辑电路,图中的两个触发器都接至同一个时钟脉冲源CP,所以各触发器的时钟方程可以不写。由于为同步时序逻辑电路,图中的两个触发器都接至同一个时钟脉冲源CP,所以各触发器的时钟方程可以不写。(1)写出输出方程:(2)写出驱动方程:各触发器的次态方程:写出JK触发器的特性方程然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程(4)作状态转换表及状态图①当X=0时,输出方程简化为:触发器的次态方程简化为:X=0时的状态表现态次态输出Z000110011000001X=0时的状态转换
2、图1Q1Q0000110/0/0/1当X=1时输出方程简化为:触发器的次态方程简化为:X=1时的状态表现态次态输出Y001001100100100X=1时的状态转换图完整的状态图0001100/00/00/11/11/01/0图3-56例题5的整的状态图(5)画时序波形图1Q0QXCPZ(6)逻辑功能分析该电路一共有3个状态00、01、10。当X=0时,按照加1规律从00→01→10→00循环变化,并每当转换为10状态(最大数)时,输出Z=1。当X=1时,按照减1规律从10→01→00→10循环变化,并每当转换为00状态(最小数)时,输出Z=1。所以该电路是一个可控的3
3、进制计数器.当X=0时,作加法计数,Z是进位信号;当X=1时,作减法计数,Z是借位信号。
此文档下载收益归作者所有