Multisim在数字逻辑电路中的应用.ppt

Multisim在数字逻辑电路中的应用.ppt

ID:51578514

大小:2.86 MB

页数:161页

时间:2020-03-24

Multisim在数字逻辑电路中的应用.ppt_第1页
Multisim在数字逻辑电路中的应用.ppt_第2页
Multisim在数字逻辑电路中的应用.ppt_第3页
Multisim在数字逻辑电路中的应用.ppt_第4页
Multisim在数字逻辑电路中的应用.ppt_第5页
资源描述:

《Multisim在数字逻辑电路中的应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、Multisim在数字逻辑电路中的应用1数字逻辑电路的创建2全加器及其应用3译码器及其应用4数据选择器及其应用5组合逻辑电路的冒险现象6触发器7同步时序电路分析及设计8集成异步计数器及其应用9集成同步计数器及其应用10移位寄存器及其应用11电阻网络DAC设计12555定时器及其应用13数字电路综合设计——数字钟14数字电路综合设计——数字式抢答器15数字电路综合设计——数字频率计习题8.1数字逻辑电路的创建1.创建数字逻辑电路8.1数字逻辑电路的创建1.创建数字逻辑电路步骤:(1)在元(器)件库中单击TTL,再单击74STD系列,选中非门7404N芯片,单击OK确认。这时会出

2、现图8-1所示窗口,该窗口表示7404N这个芯片里有六个功能完全相同的非门,可以选用SectionA、B、C、D、E、F六个非门中的任何一个。单击任何一个即可选定一个非门,若不用时单击Cancel。(2)同理,在元(器)件库中单击TTL,再单击74系列,选中或门7432N和与非门7400N芯片。(3)在仪器库中单击Logicconverter(逻辑转换仪)(第十个),这时会出现一个仪器,拖到指定位置点击即可。(4)输入信号接逻辑转换仪的输入端A,B,C,…,输出信号接逻辑转换仪的输出端(OUT)。连接电路如图8-2所示。2.用逻辑转换仪得到图8-2所示电路的真值表双击逻辑转换

3、仪,再点击         ,则电路转换到真值表,得到电路的真值表如图8-3所示。图8-3数字逻辑电路的真值表3.用逻辑转换仪对图8-2所示电路直接进行逻辑函数的化简以得出最简表达式双击逻辑转换仪,再点击          ,则真值表转换到最简表达式,得到电路的最简表达式,如图8-4中最下面一行所示。图8-4最简表达式4.用逻辑转换仪得到用与非门构成的电路双击逻辑转换仪,再点击         ,则表达式转换到与非门,得到用与非门构成的电路,如图8-5所示。图8-5用与非门构成的电路2全加器及其应用例用74HC283D设计一个8421BCD码加法电路,完成两个一位8421BC

4、D码的加法运算。输入、输出均采用8421BCD码表示。1)原理两个一位十进制数相加,若考虑低位来的进位,其和应为0~19,8421BCD码加法器的输入、输出都采用8421BCD码表示,其进位规律为逢十进一,而74HC283D是按两个四位二进制数进行运算的,其进位规律为逢十六进一,故二者的进位关系不同,当和数大于9时,8421BCD码应产生进位,而十六进制还不可能产生进位。为此应对结果进行修正,当结果大于9时,需要加6(0110B)修正。故修正电路应含一个判9电路,当结果大于9时对结果加0110,小于等于9时加0000。大于9的数是和SUM4,SUM3,SUM2,SUM1构成的

5、最小项的m10~m15,除了上述情况大于9时外,如相加结果产生了进位位,其结果必定大于9,因此大于9的条件为全加器74HC283D的A4A3A2A1、B4B3B2B1为两个四位二进制数输入端,SUM1、SUM2、SUM3、SUM4为相加的和,C0为低位来的进位,C4为向高位产生的进位。2)创建电路用字信号发生器产生8421BCD码,并用显示器件显示8421BCD码。(1)在元(器)件库中单击CMOS,再单击74HC系列,选中74HC283D,单击OK确认。这时会出现一个器件,拖到指定位置点击即可。(2)在器件库中单击TTL,再单击74系列,选中二输入与非门7400N和三输入与

6、非门7410N芯片。(3)在右侧仪器库中单击WordGenvertor(字信号发生器),这时会出现一个仪器,拖到指定位置点击即可。(4)在器件库中单击显示器件,选中数码管,单击OK确认。这时会出现一个器件,拖到指定位置点击即可。为了便于观察,可将输入、输出信号均接入数码管。由此得到具有修正电路的8421BCD码加法电路,如图8-6所示。3)观测输出双击WordGenvertor(字信号发生器)图标,对面板上的各个选项和参数进行适当设置:在Address(地址)区,起始地址(Initial栏)为0000,终止地址(Final栏)为0009。在Controls(控制)区,点击Cy

7、cle按钮,选择循环输出方式。点击Pattern按钮,在弹出对话框中选择UpCounter选项,按逐个加1递增的方式进行编码。在Trigger区,点击按钮Internal,选择内部触发方式。图8-6一位8421BCD码加法电路和进位图8-6一位8421BCD码加法电路8.3译码器及其应用常见的MSI(中规模集成电路)译码器有二进制译码器(如2-4、3-8、4-16译码器等)和二-十进制译码器(也称作4-10译码器)等。MSI译码器74LS138是3-8译码器,其逻辑符号如图8-7中器件U4所示。U4中A

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。