欢迎来到天天文库
浏览记录
ID:51502965
大小:698.00 KB
页数:33页
时间:2020-03-25
《数字电子技术自测练习第5 课时.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数字电子技术第5章时序逻辑电路单项选择题1、时序逻辑电路在结构上()。A必须有组合逻辑电路×B必须有存储电路√必有存储电路和组合逻辑电路C×D以上均正确×分析提示根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关的功能特点,在结构上必须有存储电路记忆电路以前所处的状态。1数字电子技术第5章时序逻辑电路单项选择题2、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路()。A没有触发器×B没有统一的时钟脉冲控制√没有稳定状态C×D输出只与内部状态有关×分析提示异步时序逻辑电路在结构
2、上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步。2数字电子技术第5章时序逻辑电路单项选择题3、图示各逻辑电路中,为一位二进制计数器的是()。A√B×C×D×分析提示一位二进制计数器的状态方程为每作用1个时钟CP信号,状态变化1次。按各电路的连接方式,求出驱动方程并代入特性方程。3数字电子技术第5章时序逻辑电路单项选择题4、从0开始计数的N进制增量计数器,最后一个计数状态为()。NA×N-1B√N+1C×2ND×分析提示从0开始计数的N进制增量计数器,其计数状态依次是0、1、2、…、N-1,
3、共N个计数状态。4数字电子技术第5章时序逻辑电路单项选择题5、由n个触发器构成的计数器,最多计数个数为()。n个A×n2B×2n个C×2n个D√分析提示每个触发器Q端有0、1两种可能状态,n个触发器有2n种可能的状态,最多计数个数为2n个。5数字电子技术第5章时序逻辑电路单项选择题6、若构成一个十二进制计数器,所用触发器至少()。12个A×3个B×4个C√6个D×分析提示进制数N=12,设触发器的个数为n,按N≤2n关系计算n,并取最小整数,n=4。6数字电子技术第5章时序逻辑电路单项选择题7、3位移位寄存器组成的环形计数器,其进制数为
4、()。6进制A×8进制B×4进制C×3进制D√分析提示n位环形计数器,由n个触发器构成,有效状态数=n。计数器的进制数=有效状态数。7数字电子技术第5章时序逻辑电路单项选择题8、3位移位寄存器组成的扭环形计数器,其进制数为()。3进制A×6进制B√8进制C×2进制D×分析提示n位扭环形计数器,由n个触发器构成,有效状态数=2n。计数器的进制数=有效状态数。8数字电子技术第5章时序逻辑电路单项选择题9、4位环形计数器中,无效状态的个数为()。4个A×12个B√8个C×0个D×分析提示n位环形计数器,由n个触发器构成,共有2n个状态,有效状
5、态数=n,无效状态数=2n−n。9数字电子技术第5章时序逻辑电路单项选择题10、n位触发器构成的扭环形计数器,其无效状态的个数为()。2n−nA×2n−2nB√2nC×2n−1D×分析提示n位扭环形计数器,由n个触发器构成,共有2n个状态,有效状态数=2n,无效状态数=2n−2n。10数字电子技术第5章时序逻辑电路单项选择题11、4个触发器构成的8421BCD码计数器,其无关状态的个数为()。6个A√8个B×10个C×不定D×分析提示8421BCD码计数器为十进制计数器,有效状态数为10个,4个触发器共有24=16个状态,无效状态数=1
6、6−10=6个。11数字电子技术第5章时序逻辑电路单项选择题12、下列计数器中,每次状态转换时只有一位触发器的状态发生变化的是()。二进制计数器A×十进制计数器B×环形计数器C×扭环形计数器D√分析提示扭环形计数器在状态转换时,每次只有一位触发器的状态发生变化。如3位扭环形计数器的状态图为:Q1Q2Q310011011101100100012数字电子技术第5章时序逻辑电路单项选择题13、下列计数器中,不存在无效状态的是()。二进制计数器A√十进制计数器B×环形计数器C×扭环形计数器D×分析提示n个触发器构成的n位二进制计数器,2n个状态
7、全部为有效状态,不存在无效状态。13数字电子技术第5章时序逻辑电路单项选择题14、下列状态中,不是4位扭环形计数器输出状态的是()。0000A×1000B×0010C√0001D×分析提示扭环形计数器在状态转换时,每次只有一位触发器的状态发生变化。4位扭环形计数器的状态图为:10001100111011110000000100110111Q1Q2Q3Q414数字电子技术第5章时序逻辑电路单项选择题15、异步计数器如图示,若触发器当前状态Q3Q2Q1为110,则在时钟作用下,计数器的下一状态为()。A101√B111×C010×D000×
8、分析提示各触发器的状态方程:,i=1,2,3各触发器的时钟条件:CP1↑=CP↑,CP2↑=Q1↑,CP3↑=Q2↑触发器具备时钟条件时按状态方程改变状态,不具备时钟条件时状态不变。各触发器的初始状态:CP
此文档下载收益归作者所有