基本RS触发器课件.ppt

基本RS触发器课件.ppt

ID:51297647

大小:2.05 MB

页数:98页

时间:2020-03-21

基本RS触发器课件.ppt_第1页
基本RS触发器课件.ppt_第2页
基本RS触发器课件.ppt_第3页
基本RS触发器课件.ppt_第4页
基本RS触发器课件.ppt_第5页
资源描述:

《基本RS触发器课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第5章触发器5.1基本RS触发器5.2同步触发器5.3主从触发器和边沿触发器5.4触发器逻辑功能的相互转换5.5集成触发器及触发器的典型应用重点掌握1.触发器及其特点,触发器现态、次态和时序的概念。2.触发器的电路组成、逻辑功能表示和动作特点。3.触发器逻辑功能之间的相互转换。5.触发器典型应用。概  述1.触发器及其特点触发器(FlipFlop,缩写FF)--能够记忆二值信息(“1”和“0”)的基本时序逻辑单元电路。触发器由门电路构成,分为双稳态触发器、单稳态触发器、无稳态触发器(多谐振荡器)等几种。本章介绍双稳态触发器,两个稳状

2、态分别用“1”和“0”表示。双稳态触发器具有以下基本特点:⑴有两个稳定的状态,以便于记忆“1”和“0”。⑵在输入的触发信号作用下,电路能被置于“1”或“0”。⑶输入信号消失后,电路能保持获得的状态--具有“记忆”能力。2.触发器现态、次态和时序的概念现态--输入信号作用的t时刻,触发器所处的状态,用Qn表示。次态--t时刻输入信号作用后,触发器获得的新状态,用Qn+1表示。时序--在输入信号作用下,触发器状态更新和演化过程的时间序列。触发器的状态方程:Qn+1(tn)=f[Qn(tn)、xi(tn)]3.触发器的种类根据电路结构的不同,将

3、触发器分为:基本RS触发器、同步触发器、主从触发器和边缘触发器等。根据逻辑功能的不同,将触发器分为:RS触发器、JK触发器、D触发器和T触发器等。根据时钟触发方式不同,将触发器分为:同步(电平)触发器和边缘触发器等。不同的电路结构,有不同的动作特点;不同的逻辑功能,有不同的工作原理。了解触发器的这些特点,对本章的学习内容十分重要。5.触发器逻辑功能的表示方法⑴逻辑电路--实现触发器逻辑功能的电路。⑵特性表--又称功能表,用来反映触发器输出状态的变化规律。⑶特性方程--又称状态方程,反映触发器输出状态变化的函数式。⑷状态转换图--反映触发器

4、“0”和“1”两种状态之间转换及条件的图形。⑸时序图--又称输出状态演化时序波形图,类似组合逻辑电路的波形图。5.1基本RS触发器5.1.1基本RS触发器电路组成及其基本特点5.1.2基本RS触发器工作原理、动作特点5.1.3基本RS触发器逻辑功能的表示5.1.1基本RS触发器电路组成及其特点(a)与非门电路(b)或非门电路图5.1.1基本RS触发器原理电路1.电路组成和逻辑符号与非门和或非门构成的原理电路,如图5.1.1(a)、(b)所示。电路有两个输入端R和S,又称触发信号端;有两个互反的输出端Q和Q。把Q=1,Q=0的状态称为触发

5、器的“1”状态,把Q=0,Q=1的状态称为触发器的“0”状态。&QQSR&≥1QQSR≥1显然,不应该出现Q=Q=0,或Q=Q=1的状态。把这两种状态称为不定态,用“0*”或“1*”表示。与非门和或非门构成的触发器逻辑符号,如图5.1.2(a)、(b)所示。(a)与非门(b)或非门图5.1.2基本RS触发器逻辑符号QQSRQQSR2.基本特点基本RS触发器是一种最简单的触发器,是构成其他种类触发器的基础。两个与非门(或非门)的输入和输出交叉反馈连接而成,使电路具有了一定的记忆能力--输入触发信号消失,电路也能保持获得的状态。两个触发信号输

6、入端R和S,与非门电路为低电平有效输入方式,或非门电路为高电平有效输入方式。3.基本RS触发器的输入电路和工作状态(a)与非门(b)或非门图5.1.3基本RS触发器输入电路QQRSVCC10k10kRS51051011QQSRVCC51051000RS&&≥1≥15.1.2基本RS触发器工作原理及动作特点1.工作原理基本RS触发器工作原理图示如下。图5.1.4(a)与非门基本RS触发器工作原理&&Q=0,Q=110Q=1,Q=111输入都有效,电路处于不定态1*&&Q=1,Q=001Q=1,Q=111&&Q=0,Q=110Q=1,Q=11

7、1Q=1,Q=001&&Q=1,Q=001Q=1,Q=001S有效,置“1”。但从“0”到“1”时历经不定态S=0R=0S=0R=0S=0R=1S=0R=1图5.1.4(b)与非门基本RS触发器工作原理&&Q=0,Q=110Q=0,Q=110S=1R=0&&Q=1,Q=001Q=1,Q=1Q=0,Q=11110S=1R=0R有效,置“0”。但从“1”到“0”时历经不定态。&&Q=0,Q=110Q=0,Q=110S=1R=1&&Q=1,Q=001Q=1,Q=001S=1R=1都为无效输入,电路保持现态不变。即:Qn+1=Qn。问题:⑴电路不

8、输入(等待状态)时,输入触发信号处于什么状态?⑵实际电路中,低电平有效如何实现?图5.1.4(c)或非门基本RS触发器工作原理10≥1≥1Q=0,Q=1Q=0,Q=1R=0S=001≥1≥1Q

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。