基于MAXplusⅡ开发平台的EDA设计方法.doc

基于MAXplusⅡ开发平台的EDA设计方法.doc

ID:51187803

大小:45.00 KB

页数:2页

时间:2020-03-09

基于MAXplusⅡ开发平台的EDA设计方法.doc_第1页
基于MAXplusⅡ开发平台的EDA设计方法.doc_第2页
资源描述:

《基于MAXplusⅡ开发平台的EDA设计方法.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于MAXplusⅡ开发平台的EDA设计方法(2)原作者:飓风 添加时间:2008-04-02 原文发表:2008-04-02 人气:13 来源:赵大兴彭章明丁建军本文章共2276字,分2页,当前第2页,快速翻页:  variabletmp:std_logic_vector(2downto0);%定义一个矢量begin IFClrn=’0’THENtmp:="000";  else IF(Clk’eventANDClk=’1’)THEN%过程声明  IFLoad=’0’THENtmp:=D;  ELSI

2、FEn=’1’THEN    IFtmp="101"THENtmp:="000";    ELSEtmp:=tmp1;  ENDIF;  ENDIF;  ENDIF;  ENDIF; Q<=tmp;Co<=(tmp(0)ANDtmp(2)ANDEn); ENDPROCESS;ENDa;  保存并编译设计代码,然后创建电路符号counter6,接着用图形输入方式编辑模60计数器,在编辑过程当中可以引用6进制电路符号counter6。设计系统电路如图2所示。PCbfans.cn提示请看下图:模60计数器由十

3、进制计数器74160和以上设计六进制计数器组成(见图3),当74160计到9时,产生进位使6进制电路能计数。PCbfans.cn提示请看下图:系统仿真为了保证设计正确性,系统设计之后还要进行仿真。本系统采用MAX7000S系列CPLD芯片,应用MAXplusⅡ对各种文件从底层到顶层逐个编译,再进行逻辑仿真。其仿真波形如图4所示。仿真之后通过MAXplusⅡProgrammer下载到可编程芯片上便完成设计。利用MAXplusⅡ编译、查错生成一个能实现模60计数器,从图4可见初值为58,使能端EN和清除控制

4、端CLRN为高电平。经过两个时钟周期上升沿Qa从8变到0,Qb从5变到0,再开始新一轮计数。结束语数字电路系统设计采用先进EDA软件和硬件描述语言,借助于CPLD实现设计,体现了数字电路设计系统芯片化。芯片系统化设计化思想使设计者根据自己实际需要构造逻辑功能数字集成电路变得简捷。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。