DVI信号完整性析.ppt

DVI信号完整性析.ppt

ID:51052567

大小:689.83 KB

页数:18页

时间:2020-03-18

DVI信号完整性析.ppt_第1页
DVI信号完整性析.ppt_第2页
DVI信号完整性析.ppt_第3页
DVI信号完整性析.ppt_第4页
DVI信号完整性析.ppt_第5页
资源描述:

《DVI信号完整性析.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、DVI信号完整性析2012.04理论基础四类问题阻抗网络电磁波反射与光反射振铃现象分辨率1600*1200时:1600*1200*60*10≈1152MHz(最小值)Clock144MHz波长=C/1.152G*0.77≈20cmDVI时钟LVDS/DVIHDMI信号在传输距离上有了很大的进步,HDMI相比DVI有了长足的改进。标准DVI线缆的长度限制在5米左右,而标准HDMI线缆的长度可达到25米,足足是前者的5倍之多,可很好满足大多数家庭用户的需求。至于那些豪华型的大空间影院,也可以使用加长线缆甚至是光纤HD

2、MI线缆,由于HDMI布线简单,在这些领域的优势是非常明显的。DVI、HDMI传输距离1.差动阻抗DDWGDVI1.0并没有明确的规定它为100±10Ω,但接受器的差动阻抗为100±20Ω,且组装线的阻抗需要小于此变动,所以接受器本身的阻抗预设为100±10Ω,同时考虑到线材或接受器的匹配性,差分线的阻抗设为100±10Ω是合理的.(3M公司主导的MDR接头的组装线它的差分特性阻抗规范也是100±10Ω)另:上升时间的设定:DDWGDVI1.0规定在TDR上的上升时间为75PS,MOLEX规定的TDR上的上升时间

3、为250PS.(建议用较严格的)DVI概论2.同模阻抗DDWG和MOLEX都没有规定此项,IEEE1394和USB2.0都规定理想的同模阻抗为33±10Ω. 3.差动延迟DDWGDVI1.0并没有公开的定义出DVI线材的机械尺寸,所以差动延迟的规范也没有明确的定义.但从MOLEX的报告中可以看出:约在4.3ns/m到4.4ns/m,从3M的目录中可以看出MDR头的组装线定义在4.1ns/m,这里考虑到DVI头不同于MDR头,故取较松的上限4.5ns/m,另外IEEE1394的规范规定上限在5.05ns/m.DVI

4、概论4.上升时间衰退和频宽 一般而言,上升时间衰退和频率有一经验公式来连接两者的关系.即: 0.35=1000ps*频宽(Ghz)以DVI线材而定,可传输1.65Ghz的差分讯号,所以依上式估算上升时间衰退约为212PS 5.串音(Crosstalk) DDWG目前没有规定差分线串音的量测,但规定了远端串音的量测.而MOLEX则要求近端串音和远端串音都做,近端串音的量测上限都在5%以下,远端串都在2%以下,近端串音大于远端串音.DVI概论6.DDWG目前没有规定差分线传输的衰减,而MOLEX的报告则如下:在425

5、MHZ时为1.0db/m,在560MHZ时为1.27db/m,在850MHZ时约为1.90db/m.DVI概论DVI电缆100欧姆,等长阻抗及均衡阻抗及均衡DVI电缆和PCB引线要求

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。