微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt

微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt

ID:50090831

大小:4.59 MB

页数:26页

时间:2020-03-04

微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt_第1页
微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt_第2页
微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt_第3页
微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt_第4页
微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt_第5页
资源描述:

《微机原理及接口技术 第二版 高职计算机应用技术专业微机原理及接口技术第二章.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第二章  微处理器本章要点8086CPU内部并行结构及外部引脚8086CPU的存储器组织及地址变换8086系统的基本配置及其支持芯片8086CPU的基本时序8086CPU内部结构及外部引脚8086CPU和8088CPU相同点16位微处理器HMOS工艺制造,外形封装为双列直插式40个引脚,时钟频率为4~8MHz采用16位数据传送和并行结构,可用在单处理机系统中和多处理机系统中片内有硬件乘除指令和串处理指令可以对位、字节、字、字节串、字串、压缩和非压缩的BCD码等多种数据类型进行处理具有24种寻址方式及对汇编语言和高级语言提供有

2、力支持的指令系统不同点8086对外提供16位总线数据宽度8088只提供8位80868088cpu:8086CPU内部结构及外部引脚注意:在8位微处理器中,上述步骤是一步一步串行完成的CPU执行程序步骤如下从内存中取出一条指令,分析指令操作码,从而确定指令的操作性质读出操作数(如果指令需要)执行指令将结果写入内存(如果指令需要)8086CPU内部结构及外部引脚指令执行的并行执行过程8086CPU两个独立的功能部件总线接口单元BIU负责CPU与外部总线交换信息,即总线操作执行单元EU负责执行指令8086CPU内部结构及外部引脚8

3、086CPU的内部并行结构8086CPU的内部并行结构负责执行指令,包括一组通用寄存器、状态标志寄存器、算术逻辑单元ALU、暂存器和EU控制单元。完成CPU与存储器或I/O设备之间的数据传送和所有8086CPU的内部并行结构的外部总线操作。包括一组段寄存器、指令指示器、6字节指令队列、地址产生器和总线控制器。8086CPU共有14个16位的寄存器执行单元EU总线接口单元寄存器结构8086CPU内部结构及外部引脚寄存器结构寄存器通用寄存器段寄存器指令指示与状态标志寄存器指示器和变址寄存器8086寄存器8086CPU内部结构及外

4、部引脚寄存器结构通用寄存器包括AX、BX、CX、DX四个16位寄存器,存放算术与逻辑运算的操作数、中间结果和地址信息,可作为两个8位寄存器使用,寄存器的高、低字节分别命名为AH、BH、CH、DH、AL、BL、CL、DL,寄存器具有双重性.指示器和变址寄存器包括SP、BP、SI、DI四个16位寄存器,存放或指示操作数的偏移地址。8086CPU的内部寄存器是16位的,而外部地址总线是20位的,为使内部16位寄存器能寻址1MB的内存地址空间,需将内存分段,每个段的长度不超216=64KB,这样在数据寻址时,就要给出数据所在的段及段

5、内偏移量,即偏移地址段寄存器包括CS、DS、SS、ES四个16位寄存器,用来存放当前可寻址的4个段的段首址。8086CPU采用地址分段技术,可使16位的CPU寻址1MB地址空间,按段的使用性质将内存分为4种段:代码段、数据段、堆栈段和附加段,分别由CS、DS、SS、ES加以标识。指令指示器与状态标志寄存器16位的指令指示器IP用来存放将要执行的下一条指令在代码段中的偏移地址,具有自动加1功能8086CPU内部结构及外部引脚指令指示器与状态标志寄存器状态标志进位标志位辅助进位标志位溢出标志位符号标志位奇偶校验标志位控制标志位中

6、断允许标志位IF陷阱标志位TF方向标志位DF8086.8088CPU的引脚功能内容要点地址与数据线21条,包括AD15~AD0、A16/S3、A17/S4、A18/S5、A19/S6、BHE./S7.控制与状态线15条,包括MN.MX、RD、READY、TEST、INTR、NMI、RESET、M.IO、WR、ALE、DT.R、DEN、INTA、HOLD、HLDA,其中后8条为最小模式下的信号。电源与定时线4条,包括CLK、VCC和两条GND2.18086CPU内部结构及外部引脚8086.8088CPU的引脚功能地址与数据线8

7、086/8088CPU引角安排2.18086CPU内部结构及外部引脚存储器组织内容要点存储器结构存储器分段逻辑地址到物理地址的转换8086CPU与存储器之间的数据传送存储器组织存储器结构字的存放结构字的存放:在存储器中,任何连续存放的两个字节都可称为一个存储字,存放字时,将字的高位字节存放在高地址中,低位字节存放在低地址中,这个低地址就是这个字的地址。字地址为偶数时,这个字称为规则字,否则为非规则字。字的存放如图8086的指令系统既可以传送字节,也可以传送字。存储器组织存储器分段使用段寄存器的优点8086每条指令中的地址只有

8、16位,但整个寻址空间为1MB通过使用多个段,可使一个程序的指令、数据及堆栈部分的长度超过64KB可动态重定位每个逻辑段,为高效管理存储器提供一种方法可将某个程序及其数据在每次执行时放在不同的存储区域为某个程序及其数据使用独立的存储区域提供了方便存储器组织逻辑地址到物理地址的转换逻辑地址:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。