毕业设计--基于fpga的hdb3编译码器设计.pdf

毕业设计--基于fpga的hdb3编译码器设计.pdf

ID:49363406

大小:312.76 KB

页数:57页

时间:2020-02-29

毕业设计--基于fpga的hdb3编译码器设计.pdf_第1页
毕业设计--基于fpga的hdb3编译码器设计.pdf_第2页
毕业设计--基于fpga的hdb3编译码器设计.pdf_第3页
毕业设计--基于fpga的hdb3编译码器设计.pdf_第4页
毕业设计--基于fpga的hdb3编译码器设计.pdf_第5页
资源描述:

《毕业设计--基于fpga的hdb3编译码器设计.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、毕业论文题目:基于FPGA的HDB3码编译码器的设计系:电气与信息工程系专业:电子信息工程班级:0203学号:0201130314学生姓名:邢永亮导师姓名:刘正青完成日期:2006.6.8毕业设计题目:基于FPGA的HDB3码编译码器的设计系:电气与信息工程系专业:电子信息工程班级:0203学号:0201130314学生姓名:邢永亮导师姓名:刘正青完成日期:2006.6.8诚信声明本人声明:1、本人所呈交的毕业设计(论文)是在老师指导下进行的研究工作及取得的研究成果;2、据查证,除了文中特别加以标注

2、和致谢的地方外,毕业设计(论文)中不包含其他人已经公开发表过的研究成果,也不包含为获得其他教育机构的学位而使用过的材料;3、我承诺,本人提交的毕业设计(论文)中的所有内容均真实、可信。作者签名:日期:年月日毕业设计(论文)任务书题目:基于FPGA的HDB3码编译码器设计姓名邢永亮系电气与信息工程系专业电子信息班级0203学号14指导老师刘正青职称实验师教研室主任刘望军一、基本任务及要求:本课题是基于FPGA设计一HDB3码编译码器,通过理论和实验研究,完成硬件电路和软件设计并试制样机,要求完成:1、

3、设计码速率为2048KHz、24BIT的NRZ数字信源单元;2、用CD22103A芯片及FPGA实现HDB3编码;3、双单极性变换电路模块的设计;4、在FPGA内部设计完成以下部分:(1)HDB3码译码器功能模块设计;(2)误码检测模块设计;(3)位同步提取模块设计;5、简易显示模块设计;二、进度安排及完成时间:(1)第二周至第四周:查阅资料、撰写文献综述和开题报告;(2)第五周至第六周:毕业实习;(3)第六周至第七周:学习VHDL语言的数字系统设计方法,了解ACEX1K器件,研究模拟可编程逻辑器件

4、EMP7128的结构特点;(4)第八周至十四周:应用VHDL语言进行系统设计、编译与仿真;(5)第十五周至第十六周:完成系统的整机制作与调试(6)第十六周至第十七周:撰写设计说明书;(7)第十八周:毕业设计答辩;目录摘要.........................................................................................................................................IAbst

5、ract.....................................................................................................................................II第1章绪论............................................................................................................

6、................11.1HDB3码简述...................................................................................................................11.2FPGA和其设计方法................................................................................................

7、.......21.2.1FPGA/CPLD简介....................................................................................................21.2.2FPGA设计方法........................................................................................................31.3VHDL设计

8、技术..............................................................................................................41.3.1VHDL简介...............................................................................................................4

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。