欢迎来到天天文库
浏览记录
ID:49322237
大小:5.29 MB
页数:35页
时间:2020-02-03
《数字电子技术基础课件 第6章-2.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、第六章时序逻辑电路一、概述二、同步时序逻辑电路的分析方法三、若干常用时序逻辑电路1、寄存器和移位寄存器2、计数器四、同步时序逻辑电路的设计方法第一讲第二讲第三讲第六章时序逻辑电路(第二讲)计数器计数器是典型的时序电路,所谓计数,就是统计时钟脉冲(CLK)的个数。还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。分类同步计数器:时钟脉冲输入时触发器同时动作。异步计数器:时钟脉冲输入时触发器动作有先有后,不是同时。加法计数器:递增计数减法计数器:递减计数可逆计数器:可增可减计数二进制计数器二-十
2、进制计数器循环码计数器(三)、任意进制计数器的构成方法(一)、同步计数器(二)、异步计数器本讲内容:异步二进制加法计数器异步二进制减法计数器同步二进制加法计数器同步二进制减法计数器同步十进制加法计数器(一)、同步计数器1、同步二进制加法计数器1011011+11011100用T触发器构成的同步二进制加法计数器驱动方程状态方程输出方程将驱动方程代入如下特性方程得状态方程状态转换表状态转换图时序图1011000-12、同步二进制减法计数器用T触发器构成的同步二进制减法计数器3、同步十进制加法计数器驱动方程状态
3、方程输出方程状态转换表状态转换图同步十进制加法计数器74160ETEP1CJKRJKRJKRJKRQ0Q1Q2Q31ETEPCJKRJKRJKRJKRQ0Q1Q2Q3CLKETEPCJKRJKRJKRJKRQ0Q1Q2Q3RD`ETEPCJKRJKRJKRJKRQ0Q1Q2Q3LD`D0D1D2D3CLKETEPCJKRJKRJKRJKRQ0Q1Q2Q3LD`D0D1D2D3RD`(二)、异步计数器1、由下降沿T触发器构成的异步二进制加法计数器时序图驱动方程、状态方程、输出方程、状态转换表、状态转换图均略
4、。从时序图可看出是一个八进制计数器同步计数器同样有传输延迟时间,但触发器之间无延迟,而是共同对被计数CLK的延迟。关于同步计数器的传输延时时间问题2、由下降沿T触发器构成的异步二进制减法计数器时序图(三)、任意进制计数器的构成方法假定已有的是N进制计数器,需要得到的是M进制计数器1、M5、还未来得及复位置零信号已经消失,导致电路误动作。因此,这种接法的电路可靠性不高。(2)置数法(74160是同步置数,不存在置数信号Ld立即消失问题)置入0000置入10012、M>N的情况(1)若表示成M=N1×N2,采用串行进位或并行进位方式例:试用两片同步十进制计数器接成百进制计数器方法一:并行进位方式方法二:串行进位方式(2)若不能表示成M=N1×N2,先接成大于M的计数器,再采取整体置零或整体置数的方式例:试用两片同步十进制74160接成二十九进制计数器方法一:整体置零法方法二:整体置数法小结作业6、:第4版P302题5.9题5.10第5版P349题6.12题6.141、计数器分为同步和异步两种,每一种又分为二进制和十进制以及加法和减法计数器。2、可以用一个或多个十进制计数器组成任意进制的计数器,具体可以采用置零法和置数法。
5、还未来得及复位置零信号已经消失,导致电路误动作。因此,这种接法的电路可靠性不高。(2)置数法(74160是同步置数,不存在置数信号Ld立即消失问题)置入0000置入10012、M>N的情况(1)若表示成M=N1×N2,采用串行进位或并行进位方式例:试用两片同步十进制计数器接成百进制计数器方法一:并行进位方式方法二:串行进位方式(2)若不能表示成M=N1×N2,先接成大于M的计数器,再采取整体置零或整体置数的方式例:试用两片同步十进制74160接成二十九进制计数器方法一:整体置零法方法二:整体置数法小结作业
6、:第4版P302题5.9题5.10第5版P349题6.12题6.141、计数器分为同步和异步两种,每一种又分为二进制和十进制以及加法和减法计数器。2、可以用一个或多个十进制计数器组成任意进制的计数器,具体可以采用置零法和置数法。
此文档下载收益归作者所有