IEEE期刊论文翻译.doc

IEEE期刊论文翻译.doc

ID:48831446

大小:922.50 KB

页数:23页

时间:2020-01-31

IEEE期刊论文翻译.doc_第1页
IEEE期刊论文翻译.doc_第2页
IEEE期刊论文翻译.doc_第3页
IEEE期刊论文翻译.doc_第4页
IEEE期刊论文翻译.doc_第5页
资源描述:

《IEEE期刊论文翻译.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.word可编辑.期刊论文翻译一:一种纳米级的辐射加固CMOS锁存器设计和性能分析文章英文名称:DesignandPerformanceEvaluationofRadiationHardenedLatchesforNanoscaleCMOS作者:ShengLin,Yong-BinKim,andFabrizioLombardi第一作者单位:ElectricalandComputerEngineeringDepartment,NortheasternUniversity,Boston,UnitedStates原文出版

2、出处:IEEETransactionsonVeryLargeScaleIntegration(VLSI)Systems,v19,n7,p1315-1319,July2011摘要:深亚微米/纳米CMOS电路对外部辐射现象更敏感,有可能导致所谓的软错误的发生。因此,在纳米级的电路设计中电路的软错误容忍度是有严格要求的。由于传统的容错方法,在电力方面、面积和性能方面耗费大量的成本,存储单元的低功耗加固设计发展(如插销和存储器)越来越重要。本文提出三个新加固设计的CMOS锁存器,工艺尺寸为32纳米,这些电路是基于施密特触

3、发器的,而第三个电路采用了在反馈回路级联配置。级联ST锁存器的临界电荷比传统的锁存器高112%,而面积增加只有10%。一种锁存器新型的设计指标(QPAR)去测试总体设计效果,包括面积、性能、功耗和抗软错误。(QPAR)表明,设计的级联ST锁存器与现有的加固设计方法相比实现多达36%的改进。蒙特卡罗分析了本文中加固锁存器对电压、温度(PVT)的变化曲线。关键词:电路可靠性,加固锁存器,纳米CMOS工艺,抗辐射加固,稳健设计。.专业.专注..word可编辑.一、简介INTRODUCTION由于纳米技术从探索到工业实践

4、发展迅速,纳米电路的操作已被广泛地进行了分析。为了实现较低的VDD和较小的节点电容,电路节点存储的电荷量正在变得越来越小,从而使电路更容易受到外部杂散电压引起的现象的影响,如宇宙射线辐射,由于中子和α粒子。这些高能粒子通过硅产生少数载流子,可能是由源/漏极扩散源收集,从而改变了节点的电压值。这对存储器和锁存器特别有害,影响数据的完整性。就像大多数文献报道的,它可能导致短暂的错误(TFs)。如这个短暂的错误被抽样单元(锁存器)锁存,那么这可能会导致所谓的软错误(SE)。软错误率(误码率)定义为一种(电路或系统)遇到

5、软错误的概率。误码率发生明显的深亚微米高/纳米的CMOS电路。许多逻辑电路容错方法被提出。防止存储器和锁存器在面积,速度方面的功耗和功率产生TF非常重要。因此,数据的完整性从多方面来说对TF是至关重要。有TF引起的容错影响锁存器,提出了一种对存储器和锁存器的加固设计。本文的目的是要提出新的低功耗和更高的软错误容忍的抗辐射加固锁存器的CMOS设计在32纳米大小的电路功能。通过解决在最初在[15]中提出更详细的设计问题,本文详细介绍了小说的特征分析和比较现有的硬锁在随着大量模拟技术文献结果发现这些设计配置。耐受性软错

6、误是由于达到一个更高的临界电荷,这也是以较高的性能指标的补充,例如面积减少开销。度量(记为QPAR)评估硬化以及设计等优点的数字延迟,面积(和电力)是比较建议的提出与现有的龙头配置。面积效率的建议的龙头,是相对于传统的硬化锁存根据实际布局。广泛的模拟结果用于评估和比较新设计的有效性。结果表明,该锁报价在32纳米的特征尺寸利用其预测技术文件(相当大的优势)的基础上QPAR。该进程的一个变化的影响评估还提供使用蒙特卡罗模拟。二、已有加固锁存器EXISTINGHARDENEDLATCHES.专业.专注..word可编辑

7、.A参考锁存器ReferenceLatch图1显示了一种广泛使用的锁存电路,在本文中称为参考锁存器,D表示锁存输入节点,CLK和NCLK是系统时钟,节点ln1,lo1和nq的是属于闭锁回路内部节点反馈和Q是锁存输出节点。据报道,关键的电荷,只有在有一个最低的Q使得节点可以通过检查确定的具体实验节点估计。一旦被确定,这种模式电荷产生的HSPICE应用到这些节点电流脉冲。实验结果表明,在节点ln1的Q值是节点间ln1,nq的,和lo1最低。此外,这只是之一,其他两个节点Q的十分之一。B.现有的设计硬化锁存Existi

8、ngHardenedLatchesDesigns现有的设计硬化锁存大部分通过增加一些节点或在设计他们的实力电容晶体管实现。栅极电容的除了一个关键节点,是最常用的方法之一,硬化CMOS器件。软错误掩蔽使用施密特触发器锁存电路(扫描电镜,锁存器)已经在[7]中提出的。施密特触发器的电压,以便它可以掩盖在输入一个较大的瞬态脉冲滞后的财产。同时,也增加了节点ln1临界电荷,如图中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。