资源描述:
《电子技术基础(数字部分)第五版答案康华光.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第一章数字逻辑习题1.1数字电路与数字信号1.1.2图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于42.(2)127(4)2.718解:(2)(127)D=
2、-1=(10000000)B-1=(1111111)B=(177)O=(7F)H72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43(3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+(2)@(3)you(4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的AS
3、CⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1.6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。解:(a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1用真值表证明下列恒等式(3)ABABAB⊕=+(A⊕B)=AB+AB解:真值表如下ABAB⊕ABABAB⊕AB+AB0001011
4、011000010100001100111由最右边2栏可知,与AB+AB的真值表完全相同。2.1.3用逻辑代数定律证明下列等式(3)()AABCACDCDEACDE++++=++解:()AABCACDCDE++++(1)ABCACDCDE=+++AACDCDE=++ACDCDE=++ACDE=++2.1.4用代数法化简下列各式(3)()ABCBC+解:()ABCBC+()(ABCBC=+++ABACBBBCCBC=+++++(1ABCABB=++++ABC=+(6)()()()(ABABABAB++++解:()()()(ABABABAB++++()()ABABABA
5、B=.+.+++BABAB=++ABB=+AB=+AB=(9)ABCDABDBCDABCBDBC++++解:ABCDABDBCDABCBDBC++++()(()()()ABCDDABDBCDCBACADCDBACADBACDABBCBD=++++=+++=+++=++=++2.1.7画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门(1)LABAC=+(2)()LDAC=+(3)()(LABCD=++2.2.2已知函数L(A,B,C,D)的卡诺图如图所示,试写出函数L的最简与或表达式解:(,,,)LABCDBCDBCDBCDABD=+++2.2.3用卡诺图
6、化简下列个式(1)ABCDABCDABADABC++++解:ABCDABCDABADABC++++()()()()()ABCDABCDABCCDDADBBCCABCDD=+++++++++ABCDABCDABCDABCDABCDABCDABCD=++++++(6)(,,,)(0,2,4,6,9,13)(1,3,5,7,11,15)LABCDmd=+ΣΣ解:LAD=+(7)(,,,)(0,13,14,15)(1,2,3,9,10,11)LABCDmd=+ΣΣ解:LADACAB=++2.2.4已知逻辑函数LABBCCA=++,试用真值表,卡诺图和逻辑图(限用非门和与非门
7、)表示解:1>由逻辑函数写出真值表ABCL000000110101011110011011110111102>由真值表画出卡诺图3>由卡诺图,得逻辑表达式LABBCAC=++用摩根定理将与或化为与非表达式LABBCACABBCAC=++=..4>由已知函数的与非-与非表达式画出逻辑图第三章习题3.1MOS逻辑门电路3.1.1根据表题3.1.1所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。表题3.1.1逻辑门电路的技术参数表(min)/OHVVVOL(max)/V(min)/IHVV(max)/ILVV逻辑门A2.40.420.8逻辑