欢迎来到天天文库
浏览记录
ID:48650130
大小:149.00 KB
页数:16页
时间:2020-01-30
《计算机组成原理练习题2010级1.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、.word格式,1.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是A、B和C。A.停止CPU访问主存B.周期挪用C.DMA和CPU交替访问主存2.设n=8(不包括符号位),则原码一位乘需做A次移位和最多B次加法,补码Booth算法需做C次移位和最多D次加法。A.8B.8C.8D.93.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为A,最小正数为B,最大负数为C,最小负数为D。A.2127(1-2-23)B.2-129C.2-128(-2-1
2、-2-23)D.-21274.一个总线传输周期包括A、B、C和D四个阶段。A.申请分配阶段B.寻址阶段C.传输阶段D.结束阶段5.CPU采用同步控制方式时,控制器使用A和B组成的多极时序系统。A.机器周期B.节拍6.在组合逻辑控制器中,微操作控制信号由A、B和C决定。A.指令操作码B时序C.状态条件1.完成一条指令一般分为A周期和B周期,前者完成C操作,后者完成D操作。A.取指B.执行C.取指令和分析指令D.执行指令2.设指令字长等于存储字长,均为24位,若某指令系统可完成108种操作,操作码长度固定,且具有直接、间接(一次间址)、变址、基址、相
3、对、立即等寻址方式,则在保证最大范围内直接寻址的前提下,指令字中操作码占A位,寻址特征位占B位,可直接寻址的范围是C,一次间址的范围是D。A.7B.3C.214D.2243.微指令格式可分为A型和B型两类,其中C型微指令用较长的微程序结构换取较短的微指令结构。A.垂直B.水平C.垂直4.在写操作时,对Cache与主存单元同时修改的方法称作A,若每次只暂时写入Cache,直到替换时才写入主存的方法称作B。A.写直达法B.写回法5.I/O与主机交换信息的方式中,A和B都需通过程序实现数据传送,其中C体现CPU与设备是串行工作的。,专业.专注..wor
4、d格式,A.程序查询方式B.中断方式C.程序查询方式6.在小数定点机中,采用1位符号位,若寄存器内容为10000000,当它分别表示为原码、补码时,其对应的真值分别为A、B(均用十进制表示)。A.-0B.-17.对存储器的要求是A,__B____,成本低。为了解决这三方面的矛盾,计算机采用多级存储体系结构。A.容量大B.速度快1.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大正数真值是A,非零最小正数真值是B,绝对值最大的负数真值是C,绝对值最小的负数真值是D(均用十
5、进制表示)。A.231(1-2-17)B.2-33C.-231D.2-32(-2-1-2-17)2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供A,指令提供B;而在变址寻址中,变址寄存器提供C,指令提供D。A.基地址B.偏移量C.偏移量D.基地址3.影响流水线性能的因素主要反映在A和B两个方面。A.访存冲突B.相关问题4.运算器的技术指标一般用A和B表示。A.机器字长B.运算速度5.缓存是设在A和B之间的一种存储器,其速度C匹配,其容量与D有关。A.CPUB.主存C.与CPU速度D.缓存中数据的命中率6.CPU响应中断时要保护现场,包
6、括对A和B的保护,前者通过C实现,后者可通过D实现。A.PC内容B.寄存器内容C.硬件自动(或中断隐指令)D.软件编程1.DMA的数据块传送可分为A、B和C阶段。A.预处理B.数据传送C.后处理2.设n=16(不包括符号位),机器完成一次加和移位各需100ns,则原码一位乘最多需Ans,补码Booth算法最多需Bns。A.3200B.33003.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+1→pc。设当前指令地址为3008H,要求转移到300FH,则该转移
7、指令第二字节的内容应为A。若当前指令地址为300FH,要求转移到3004H,则该转移指令第二字节的内容为B。,专业.专注..word格式,A.05HB.F3H4.设浮点数阶码为8位(含1位阶符),用移码表示,尾数为24位(含1位数符),用补码规格化表示,则对应其最大正数的机器数形式为A,真值为B(十进制表示);对应其绝对值最小负数的机器数形式为C,真值为D(十进制表示)。A.1,1111111;0.11……1(23个1)B.2127ⅹ(1-2-23)C.0,0000000;1.01……1(22个1)D.-2-128ⅹ(2-1+2-23)5.I/O
8、的编址方式可分为A和B两大类,前者需有独立的I/O指令,后者可通过C指令和设备交换信息。A.不统一编址B.统一编址C.访存6.动态RAM
此文档下载收益归作者所有