详细的DDR3初始化过程.doc

详细的DDR3初始化过程.doc

ID:48615551

大小:122.00 KB

页数:2页

时间:2020-01-29

详细的DDR3初始化过程.doc_第1页
详细的DDR3初始化过程.doc_第2页
资源描述:

《详细的DDR3初始化过程.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、初始化过程如下:1.首先上电(RESET#推荐保持在0.2XVDD;其他的输入没有定义)。RESET#信号需要用稳定电源保持最少200us。在图中可以看出来,CKE需要在RESET#拉高之前被拉低,且最少维持10ns。2.在RESET#被拉高之后,需要等待500us直到CKE被拉高。在这段时间内,DRAM会开始内部状态的初始化,这个过程是独立于外部时钟完成的。3.在CKE拉高之前,时钟(CK,CK#)必须开始且稳定至少10ns或5个tCK。图中可以看到一个tIS时间,这个时间是CKE关于时钟的setup时间,因为CKE是一个同步信号。在CKE拉高之前且使用tIS设定自己的

2、同时,NOP和Deselect命令也必须registed。在Reset之后当CKE拉高,CKE就必须持续拉高直到初始化过程结束。图中可以看到CKE持续拉高到tDLLK和tZQinit都截止的时候。4.在Reset#拉低的时候,DDR3SDRAM的ODT一直保持高阻态。除此之外,ODT还在RESET#拉高到CKE变高这段时间维持了高阻态。在tIS之前,ODT的输入信号可能在一个未定义的状态。在CKE拉高之后,ODT的输入信号不会变化,一直处于LOW或者HIGH的状态。若是在MR1中设置打开了RTT_NOM,ODT输入信号会处于LOW状态。总的来看,ODT输入信号会维持不动直

3、到初始化过程结束,直到tDLLK和tZQinit截止。5.在CKE拉高之后,在发送第一个MRS命令到loadmoderegister之前,需要等待tXPR,这个时间是RESETCKE的exit时间。(tXPR公式:tXPR=Max(tXS,5xtCK))6.发送MRS命令给MR2(BA0,2=0andBA1=1)7. 发送MRS命令给MR3(BA2=0andBA0,1=1)8. 发送MRS命令给MR1且激活DLL(发送DLLenable命令,需要A0=0,BA0=1且BA1,2=0)9.发送MRS命令给MR0且RESETDLL(发送DLLRESET命令,需要A8=1,BA

4、0,1,2=0)10.发送ZQCL命令开始ZQ校准过程。11.等待tDLLK和tZQinit完成。12.DDR3SDRAM可以开始进行一般操作了。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。