第六章_原理图输入方法_硬件验证.ppt

第六章_原理图输入方法_硬件验证.ppt

ID:48308324

大小:8.37 MB

页数:21页

时间:2020-01-18

第六章_原理图输入方法_硬件验证.ppt_第1页
第六章_原理图输入方法_硬件验证.ppt_第2页
第六章_原理图输入方法_硬件验证.ppt_第3页
第六章_原理图输入方法_硬件验证.ppt_第4页
第六章_原理图输入方法_硬件验证.ppt_第5页
资源描述:

《第六章_原理图输入方法_硬件验证.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、EDA技术与VHDL图形设计方法--硬件验证EDA技术4.2引脚设置和下载4.2.1引脚锁定为了能对此计数器进行硬件测试,应将其输入输出信号锁定在芯片确定的引脚上,编译后下载。当硬件测试完成后,还必须对配置芯片进行编程,完成FPGA的最终开发。2012-2-22GW48-CK型EDA实验开发系统2012-2-22模式选择键复位开关+/-12V电源开关RS232通信接口目标芯片CycloneIIVGA接口PS/2接口下载接口电子设计下载口模式显示适配板时钟频率选择2012-2-22GW48-EDA系统的电路模式(参阅附录

2、P435)举例说明1.目的与优势2.表明硬件连接,不同的设计可选用不同的模式。目标器件引脚名2012-2-22引脚锁定(以半加器为例)可选择键8作为半加器的输入“a”选择实验电路结构图6选择键8作为半加器的输入“b”可选择发光管8作为半加器的进位输出“co”可选择发光管8作为半加器的和输出“so”2012-2-22选择实验板上插有的目标器件目标器件引脚名和引脚号对照表键8的引脚名键8的引脚名对应的引脚号2012-2-22确定引脚对应情况实验板位置半加器信号通用目标器件引脚名目标器件EP1K30TC144引脚号1、键8:

3、aPIO13272、键7bPIO12263、发光管8coPIO23394、发光管7soPIO22382012-2-224.2引脚设置和下载4.2.1引脚锁定图4-23AssignmentEditor编辑器KONXIN确定了锁定引脚编号后就可以完成以下引脚锁定操作了:(1)假设现在已打开了工程。(2)选择Tools菜单中的Assignments项,即进入如图所示的AssignmentEditor编辑器窗。在Category栏中选择Pin,或直接单击右上侧的Pin按钮,然后取消左上侧的Showassignmentsfors

4、pecificnodes的选择勾。2012-2-224.2引脚设置和下载4.2.1引脚锁定图4-24已将所有引脚锁定完毕双击“TO”栏的《new》,在出现的如图所示的下拉栏中分别选择本工程要锁定的端口信号名;然后双击对应的Location栏的《new》,在出现的下拉栏中选择对应端口信号名的器件引脚号。2012-2-22最后存储这些引脚锁定的信息后,必须再编译(启动StartCompilation)一次,才能将引脚锁定信息编译进编程下载文件中。此后就可以准备将编译好的SOF文件下载到实验系统的FPGA中去了。进行硬件测试

5、的步骤:(1)打开编程窗和配置文件。首先将实验系统和并口通信线连接好,打开电源。在菜单Tool中选择Programmer,于是弹出如图所示的编程窗。2012-2-224.2.2配置文件下载图4-25选择编程下载文件在Mode栏中有4种编程模式可以选择:JTAG、PassiveSerial、ActiveSerial和In-Socket。为了直接对FPGA进行配置,在编程窗的编程模式Mode中选JTAG(默认),并选中打勾下载文件右侧的第一小方框。注意要仔细核对下载文件路径与文件名。如果此文件没有出现或有错,单击左侧“Ad

6、dFile”按钮,手动选择配置文件*.sof。2012-2-224.2.2配置文件下载图4-25选择编程下载文件(2)设置编程器。若是初次安装的QuartusII,在编程前必须进行编程器选择操作。这里准备选择ByteBlasterMV[LPT1]。单击HardwareSetup按钮可设置下载接口方式(图4-25),在弹出的HardwareSetup对话框中(图4-26),选择Hardwaresettings页,再双击此页中的选项ByteBlasterMV之后,单击Close按钮,关闭对话框即可。这时应该在编程窗右上显示

7、出编程方式:ByteBlasterMV[LPT1](图4-25)2012-2-224.2.2配置文件下载图4-26加入编程下载方式如果打开图4-26所示的窗口内“Currentlyselected”右侧显示NoHardware,则必须加入下载方式。即点击AddHardware钮,在弹出的窗中点击OK,再在图4-27所示的窗口双击ByteBlasterMV,使“Currentlyselected”右侧显示ByteBlasterMV[LPT1]。2012-2-224.2引脚设置和下载4.2.2配置文件下载图4-27双击选中

8、的编程方式名2012-2-224.2.2配置文件下载图4-28ByteBlasterII编程下载窗最后单击下载标符Start按钮,即进入对目标器件FPGA的配置下载操作。当Progress显示出100%,以及在底部的处理栏中出现“ConfigurationSucceeded”时,表示编程成功。注意,如果必要,可再次单击Start按

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。