CMOS逻辑门.ppt

CMOS逻辑门.ppt

ID:48182838

大小:1.25 MB

页数:23页

时间:2020-01-18

CMOS逻辑门.ppt_第1页
CMOS逻辑门.ppt_第2页
CMOS逻辑门.ppt_第3页
CMOS逻辑门.ppt_第4页
CMOS逻辑门.ppt_第5页
资源描述:

《CMOS逻辑门.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、3逻辑门电路3.1MOS逻辑门电路3.2TTL逻辑门电路*3.3射极耦合逻辑门电路*3.4砷化镓逻辑门电路3.5逻辑描述中的几个问题3.6逻辑门电路使用中的几个实际问题*3.7用VerilogHDL描述逻辑门电路3.1MOS逻辑门3.1.1数字集成电路简介3.1.2逻辑门的一般特性3.1.3MOS开关及其等效电路3.1.4CMOS反相器3.1.5CMOS逻辑门电路3.1.6CMOS漏极开路门和三态输出门电路3.1.7CMOS传输门3.1.8CMOS逻辑门电路的技术参数教学基本要求:1、了解半导体器件的开关特性。2、熟练掌握基本逻辑门(与、

2、或、与非、或非、异或门)、三态门、OD门(OC门)和传输门的逻辑功能。3、学会门电路逻辑功能分析方法。4、理解逻辑门的主要参数及在应用中的接口问题。3.逻辑门电路1、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。2、逻辑门电路的分类二极管门电路三极管门电路TTL门电路MOS门电路PMOS门CMOS门逻辑门电路分立门电路集成门电路NMOS门3.1.1数字集成电路简介1.CMOS集成电路:广泛应用于超大规模、甚大规模集成电路4000系列74HC74HCT74VHC74VHCT速度慢与TTL不兼容抗干扰功耗低74LVC74VAUC速度加快与

3、TTL兼容负载能力强抗干扰功耗低速度两倍于74HC与TTL兼容负载能力强抗干扰功耗低低(超低)电压速度更加快与TTL兼容负载能力强抗干扰功耗低74系列74LS系列74AS系列74ALS2.TTL集成电路:广泛应用于中大规模集成电路3.1.1数字集成电路简介3.1.2逻辑门电路的一般特性1.输入和输出的高、低电平vOvI驱动门G1负载门G211输出高电平的下限值VOH(min)输入低电平的上限值VIL(max)输入高电平的下限值VIH(min)输出低电平的上限值VOL(max)输出高电平+VDDVOH(min)VOL(max)0G1门vO范

4、围vO输出低电平输入高电平VIH(min)VIL(max)+VDD0G2门vI范围输入低电平vIVNH—当前级门输出高电平的最小值时允许负向噪声电压的最大值。负载门输入高电平时的噪声容限:VNL—当前级门输出低电平的最大值时允许正向噪声电压的最大值负载门输入低电平时的噪声容限:2.噪声容限VNH=VOH(min)-VIH(min)VNL=VIL(max)-VOL(max)在保证输出电平不变的条件下,输入电平允许波动的范围。它表示门电路的抗干扰能力1驱动门vo1负载门vI噪声类型参数74HCVDD=5V74HCTVDD=5V74LVCVDD

5、=3.3V74AUCVDD=1.8VtPLH或tPHL(ns)782.10.93.传输延迟时间传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长的时间。CMOS电路传输延迟时间tPHL输出50%90%50%10%tPLHtftr输入50%50%10%90%3.1.3MOS开关及其等效电路:MOS管可工作在可变电阻区,输出低电平:MOS管截止,输出高电平当υIVTMOS管相当于一个由vGS控制的无触点开关。MOS管工作在可变电阻区,相当于开关“闭合”,输出为低电平。M

6、OS管截止,相当于开关“断开”输出为高电平。当输入为低电平时:当输入为高电平时:3.1.4CMOS反相器工作原理AL1+VDD+10VD1S1vivOTNTPD2S20V+10VvivGSNvGSPTNTPvO0V0V-10V截止导通10V10V10V0V导通截止0VVTN=2VVTP=-2V逻辑图逻辑表达式vi(A)0vO(L)1逻辑真值表10ABTN1TP1TN2TP2L00011011截止导通截止导通导通导通导通截止截止导通截止截止截止截止导通导通1110与非门1.CMOS与非门vA+VDD+10VTP1TN1TP2TN2ABLvB

7、vLAB&(a)电路结构(b)工作原理VTN=2VVTP=-2V0V10V3.1.5CMOS逻辑门或非门2.CMOS或非门+VDD+10VTP1TN1TN2TP2ABLABTN1TP1TN2TP2L00011011截止导通截止导通导通导通导通截止截止导通截止截止截止截止导通导通1000AB≥10V10VVTN=2VVTP=-2V3.异或门电路1.CMOS漏极开路门1.)CMOS漏极开路门的提出输出短接,在一定情况下会产生低阻通路,大电流有可能导致器件的损毁,并且无法确定输出是高电平还是低电平。3.1.6CMOS漏极开路(OD)门和三态输出

8、门电路+VDDTN1TN2AB+VDDCD01(2)漏极开路门的结构与逻辑符号(c)可以实现线与功能;+VDDVSSTP1TN1TP2TN2ABL电路逻辑符号(b)与非逻辑不变漏极开路门输出连

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。