EWB电子线路实验报告.doc

EWB电子线路实验报告.doc

ID:48108955

大小:242.00 KB

页数:10页

时间:2020-01-20

EWB电子线路实验报告.doc_第1页
EWB电子线路实验报告.doc_第2页
EWB电子线路实验报告.doc_第3页
EWB电子线路实验报告.doc_第4页
EWB电子线路实验报告.doc_第5页
资源描述:

《EWB电子线路实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、EWB电子线路实验报告姓名班级学号指导教师2011年6月27日一、实验目的和要求1熟悉Multisim9的基本操作。2学会利用Multisim9进行电路的设计与仿真,掌握一定的电路测试方法。3通过EWB实验课,能在Multisim9虚拟平台中设计简单的模拟电路及数字电路,并利用虚拟仪器及软件提供的分析方法,对电路进行仿真二、要求1使用软件为Multisim9;2本次课内实验共16学时,需要完成以下环节,每个环节2学时。三、具体任务及要求1、绘制以下电路,要求加入文字注释,加入标题栏并完成以下操作:1)在图中加入函数发生器,作为74LS190N的时钟信号,画出

2、连接图。2)对开关J1,J2进行设置,使E键控制J1,F键控制J23)按下E键,F键,改变J1状态,J2状态,观察数码管的状态填写下表,总结74LS190的LOAD端和CTEN端有何作用?ENABLELOADU100001计数10011暂停“0”=低电平“1”=高电平4)进行仿真,观察该电路为几进制加法还是减法计数器?十进制的加法器5)改变计数器脉冲信号的频率,观察频率的高低对数码管的显示有何影响?数码管显示数字变化的速度不同6)74LS190是一个BCD码可逆计数器,若~U/D端置0,为十进制加法计数器;置1,为减法计数器。以上电路如何修改可以变为减法计数

3、器?~U/D端置1,为减法计数器:如何如何修改可以变成一个可控的可逆计数器?用开关控制~U/D端,使它既可置0,又可置1。7)若把数码管改为带有译码功能的数码管DCD_HEX,实现十进制加法计数器,画出电路图,并进行仿真。数码管为Indicators/HEX_DISPLAY/SEVEN_SEG_COM_A_BLUE发光二极管为Diodes/LED/LED_red2、设计一个半加器电路,并设计成子电路的形式,再用此子电路加上合适的逻辑门实现全加器电路。提示:半加器实现1位二进制的加法,不考虑低位的进位信息输入信号为A(加数),B(被加数),输出为S(本位和),

4、C(向高位进位)。全加器见课件“加法器”描述。异或门为74LS86与门为74LS08半加器电路:全加器电路:输出S端:输出C端:3、验证74LS138(3线——8线译码器)的功能表,利用74LS138实现4-16线译码器的功能,并构成16位跑马灯。提示:1、根据仿真结果推出真值表2、译码器的作用是可以将某个二进制代码翻译成特定的高低电平信号,74LS138处于译码状态时,G1=1,G2A=G2B=0。3、扩展为4-16线译码器时,可以采用两片74138实现,把使能端G1作为二进制代码的最高位。4、16位跑马灯在4-16线译码器的基础上实现,输入信号可以由字函

5、数发生器来实现。3线——8线译码器:74LS138实现4-16线译码器的功能:4、设计一个举重裁判表决器。设举重有三个裁判,一个主裁判和两个副裁判。杠铃的完全举起由每一裁判按一下自己前面的按钮来确定。只有当两个裁判(其中必须有主裁判)判明成功,表示成功的灯才亮。试设计该电路。当两个副裁判断明时判明失败,表示失败的灯灭:一个主裁判和一个副裁判判明成功,表示成功的灯才亮:5、24小时电子钟的设计与仿真要求:①时间以24小时为一个周期;②显示时、分、秒;③具有校时功能,可以分别对时、分、秒进行单独校时,使其校正到标准时间;模块分类:1.秒脉冲电路产生用函数发生器产

6、生1HZ的基准信号2.计数电路3.校准电路注意:在计数电路中,时间基准信号用函数发生器来产生芯片选择:(参考)74LS90电路设计:电路仿真:总结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。