康华光版数字电路试题总结

康华光版数字电路试题总结

ID:47493145

大小:685.01 KB

页数:13页

时间:2020-01-12

康华光版数字电路试题总结_第1页
康华光版数字电路试题总结_第2页
康华光版数字电路试题总结_第3页
康华光版数字电路试题总结_第4页
康华光版数字电路试题总结_第5页
资源描述:

《康华光版数字电路试题总结》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数电复习资料1、的对偶式为:()任课教师学号姓名A、B、C、D、;2、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、与B、与C、与D、与3、欲表示十进制数的十个数码,需要二进制数码的位数是()A、1位B、2位C、3位D、4位4、三态门输出高阻状态时,下面说法不正确的是()A、用电压表测量指针不动B、相当于悬空C、电压不高不低D、测量电阻指针不动5、要用n位二进制数为N个对象编码,必须满足()A、N=2nB、N≥2nC、N≤2nD、N=n6、如图1所示,用74LVC161构成的计数器的模数是()图1A、模9B、模1

2、0C、模11D、模127、JK触发器要实现Qn+1≡1时,J、K端的取值为()A、J=0,K=1B、J=0,K=0C、J=1,K=1D、J=1,K=08、在同步计数器中,各触发器状态改变时刻()A、相同B、不相同C、与触发器有关D、与电平相同图29、同步时序电路如图2所示,当A=1时其状态方程为()A、B、C、D、10、用555定时器构成单稳态触发器,其输出脉宽为()A、0.7RCB、1.1RCC、1.4RCD、1.8Rc1、的对偶式为:()13A、B、C、D、;2、逻辑函数和G=A⊙B相等,则F、G应满足关系()A.B

3、.C.D.ABCYABCY000010000011101101001101011111113、已知某电路的真值表如下表所示,则该电路的逻辑表达式为()A.B.C.D.4、三态门输出高阻状态时,下面说法不正确的是()A、用电压表测量指针不动B、相当于悬空C、电压不高不低D、测量电阻指针不动5、要用n位二进制数为N个对象编码,必须满足()A、N=2nB、N≥2nC、N≤2nD、N=n6、同步计数器和异步计数器比较,同步计数器的显著优点是()A、工作速度高B、触发器利用率高C、电路简单D、不受时钟CP控制7、要求JK触发器状态

4、由0→1,其激励输入端JK应为()A、JK=0×B、JK=1×C、SR=×0D、SR=×18、下列逻辑电路中为时序逻辑电路的是()A、变量译码器B、加法器C、数码寄存器D、数据选择器9、单稳态触发器可实现()A、产生正弦波B、延时C、构成D触发器D、构成JK触发器10、用555定时器构成单稳态触发器,其输出脉宽为()A、0.7RCB、1.1RCC、1.4RCD、1.8RC1.在二进制编码中,若所需编码的信息有N项,则需要的二进制数码的位数n应满足的关系是。2.在逻辑函数中,设有n个输入变量,则对应的最小项有       

5、 。3.TTL与非门的低门限电平为0.8V,高门限电平为2V,当其输入低电平为0.4V,高电平为3.2V时,其输入低电平噪声容限UNL=;输入高电平噪声容限为UNH=。134.优先编码器74LS148输入为~,输出为、、。当使能输入,,时,输出编码应为_________________。5.构造一个模6计数器至少需要个触发器;包含个有效状态。6.组合逻辑电路中的竞争冒险是由于信号在门电路中传输时存在。7.JK触发器,当J=K=1时,其输出状态方程是。8.“1”下图中,输入CP脉冲频率为20KHz,则触发器2Q2的输出频率

6、为。Q2Q1CPCPJJCPKK9.若将一个正弦波电压信号转换成同一频率的矩形波,应采用     电路。10.一个容量为的ROM,则共有个存储单元,根地址线,根数据线。1.三态门输出高阻状态时,下面说法不正确的是()A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2.逻辑函数和G=A⊙B相等,则F、G应满足关系()A.B.C.D.3.TTL集成电路74LS138是3线8线译码器,译码器为输出低电平有效,若输入为101时,输出:为                  A00100000    B 1

7、1011111    C 11110111    D 000001004.半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或5.要求JK触发器状态由0→1,其激励输入端JK应为()A、JK=0×B、JK=1×C、SR=×0D、SR=×16、下列电路中能完成的电路是()7.同步时序电路如图所示,当A=1时其状态方程为()13A、B、C、D、8.下列电路中能够把串行数据变成并行数据的电路应该是         (   )A JK触发器  B 3线/8线译码器  C 移位寄存器  D 十进制计数器9.如

8、图所示,用74LVC161构成的计数器的模数是()A、模9计数器B、模10计数器C、模11计数器D、模12计数器10.在ADC电路中,为保证转换精度,其采样信号的频率与输入信号中的最高频率分量应满足          ()A、B、C、D、1、8421BCD码为1001,它代表的十进制数是。2、半导体数码显示器的内部接

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。