交通灯设计verilog

交通灯设计verilog

ID:47412277

大小:500.15 KB

页数:18页

时间:2019-06-28

交通灯设计verilog_第1页
交通灯设计verilog_第2页
交通灯设计verilog_第3页
交通灯设计verilog_第4页
交通灯设计verilog_第5页
资源描述:

《交通灯设计verilog》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、数电课程设计题目交通灯设计学生姓名:专业:电子信息工程18指导教师:完成日期:2016-6-30摘 要VerilogHDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。它的设计描述可被不同的工具所支持,可用不同器件来实现。利用VerilogHDL语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Quartus5.0完成综合、仿真。此程序通过下载到FPGA芯片后,可应用于实际的交通灯控制系统中。关键词:VerilogHDL;硬件描述语言;状态;FPGA

2、AbstractAsacommonlanguageforthedescriptionofhardware,VerilogHDLiswidelyappliedincircuitdesigning.Thedesigndescriptioncanbesupporttedbydifferenttoolsandimplementedbydifferentdevices.Inthispaper,theprocessofdesigningtrafficlightcontrollersystembytheVerilogHDLtopdowndesignmethod

3、ispresented,whichhasmadetheroadtrafficworkwell,thedesignofthissystemhasshownthereadability,portabilityandeasilyunderstandingofVerilogHDLasaharddescriptionlanguageCircuitsynthesisandsimulationareperformedbyQuartus5.0.18Theprogramcanbeusedinthetrulytrafficlightcontrollersystemb

4、ydownloadingtotheFPGAchipKeywords:VerilogHDL;hardwaredescriptionlanguage;state;FPGA目录一、概述.................................................4二、任务功能.............................................5三.系统设计.............................................51.工作原理...........................

5、...............52.系统设计方案......................................6四、程序设计.............................................71.verilog源程序.....................................72.设备选择...........................................113.引脚..............................................12五、仿真....

6、.............................................12181.仿真波形...........................................122.硬件验证...........................................12六、结束语...............................................13七、参考文献.............................................14一:概述HDL(HardwareDe

7、scriptionLanguage,硬件描述语言)是一种描述硬件所做工作的语言。目前,电子系统向集成化、大规模和高速度等方向发展,以硬件描述语言和逻辑综合为基础的自顶向下的电路设计方法在业界得到迅猛发展,HDL在这种形势下显示出了巨大的优势,展望将来HDL在硬件设计领域的地位将与C和C++在软件设计领域地位一样,在大规模数字系统的设计中,它将逐步取代传统的逻辑状态表和逻辑电路图等硬件描述方法而成为主要的硬件描述工具。  VerilogHDL是工业和学术界的硬件设计者所使用的两种主要的HDL之一,另一种是VHDL。现在它们都已成为IEEE标准。两者

8、各有特点,但VerilogHDL拥有更悠久的历史、更广泛的设计群体,资源也远比VHDL丰富,且非常容易学习掌握。18Quartus简介:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。