数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计

数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计

ID:47299165

大小:1.48 MB

页数:16页

时间:2019-08-21

数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计_第1页
数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计_第2页
数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计_第3页
数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计_第4页
数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计_第5页
资源描述:

《数字电路课程设计报告报告设计课题:数字电子钟逻辑电路设计》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、. 数字电路课程设计报告设计课题:数字电子钟逻辑电路设计班级:13级电子科学与技术姓名:风流书生学号:111300218指导老师:杨老师设计时间:2016年1月18日~20日学院:物理与信息工程学院..内容摘要数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而得到了广泛的应用:小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。数字电子时钟是一个对标准频率(1Hz)进行计数的计数电路。通常使用石英晶体

2、振荡器电路构成数字钟,以保证其频率的稳定。以16进制芯片74HC161设计成6或10进制来实现时间计数单元的计数功能。采用CD4511作为显示译码电路。选择LED数码管作为显示单元电路。由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。..目录一、内容提要二、设计任务和要求三、总体方案选择的论证四、单元电路的设计、元器件选择和参数计算五、电路图六、组装与调试七、所用元器件八、设计总结九、附录十、参考文献..数字电子钟逻辑电路设计一、内容提要本次课程设计的目的是通过设计与实验,了

3、解CD4060、CD4511,74HC74、74HCl61、74HC00、74HC04等芯片的功能和管脚排列,进一步理解设计方案与设计理念,扩展设计思路与视野。二、设计任务和要求用中小规模集成电路设计一台能显示日、时、分秒的数字电子钟,要求如下:1.由晶振电路产生1Hz标准秒信号。2.秒、分为00—59六十进制计数器。3.时为00—23二十四进制计数器。4.周显示从1—日为七进制计数器。5.可手动校正:能分别进行秒、分、时、日的校正。只要将开关置于手动位置,可分别对秒,分、时、日进行手动脉冲输入调整

4、或连续脉冲输入的校正。..三、总体方案的论证系统框图根据设计方案,对照数字电子钟的框图,可分为以下几个模块进行设计:秒脉冲发生器、计数译码、数码显示、校正电路秒脉冲发生器:是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量。通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz标准秒脉冲。计数译码:秒、分、时、日分别为60、60、24和7..进制状态表计数器。秒、分均为六十进制,即显示00~59,它们的个位为十进制,十位为六进制。时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制

5、,但当十进位计到2,而个位计到4时清零,就为二十四进制了。数码显示:采用共阴的数码管。校正电路:由于走时不准确而造成显示的时间跳变过快或过慢,此时就要对表进行校准。这一功能利用手动单脉冲或连续脉冲输入对其进行校准。四、单元电路的设计、元器件选择和参数计算(1)元器件选择74HC00:2输入端四与非门,极限电源电压7V。74HC04:内含6组相同的反相器,极限电源电压7V。74HC74:是个双D触发器,可以做成二分频,极限电源电压7V。74HC161:可预置同步4位二进制计数器,即16进制,异步复位工

6、作电压到6V,可以与74LS161互替兼容。CD4060:14级计数器,最大可以进行14分频,电压范围宽,应该可以工作在3V~15V。CMOSBCD—锁存/7段译码/驱动器,用于驱动共阴极LED(数码管)显示器的BCD码—七段码译码器,电源电压范围:3V~18V。..晶振:32768Hz的晶振经过15分频可以得到1Hz的信号。(1)单元电路设计Q0Q1Q2Q3状态表Q0Q1Q2Q3Y00000100010100211003001041010501106111070001810019Q3Q2Q1Q0分

7、别对应74HC161芯片的11、12、13、14引脚,24、60进制都要拆开为十位和个位显示。1、晶振电路该电路产生1Hz和4Hz时钟信号,连接到CD4060上,2引脚输出4Hz,3引脚输出2Hz。3引脚的输出经芯片二分频后得到1Hz的秒脉冲信号,2引脚设计为校正时钟的信号。2、日和时电路..小时是二十四进制,个位是0、1时是十进制的计数,小时个位接11、14引脚与非后成为置位端,十进制的9端接高电平,1端使能端和个位的1端连接,时为23时进位时置位。小时的个位12和十位的13端口与非成为时的个位十

8、位使能端。周是让6端日的进位接到74HC161的2端时钟线,日的74HC161芯片1端直接置1直接接12、13与非后的信号接到9端置位端。3、秒、分电路2Hz输出经芯片二分频后,得到秒脉冲信号,经开关后与74HC161的2端口时钟信号连接。秒个位是十进制0—9。Q0Q1Q2Q3引脚代表8421码。74HC161的11、14端与非后做秒的十位时钟信号输入和自身置位输入,Q0Q3与非做秒的十位。以秒的十位进位作为74HC161的2端时钟信号。五、电路图(1)整体电路..(

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。