数电课设简易顺序控制器

数电课设简易顺序控制器

ID:47074639

大小:1.07 MB

页数:13页

时间:2019-07-17

数电课设简易顺序控制器_第1页
数电课设简易顺序控制器_第2页
数电课设简易顺序控制器_第3页
数电课设简易顺序控制器_第4页
数电课设简易顺序控制器_第5页
资源描述:

《数电课设简易顺序控制器》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用文档等级:课程设计课程名称数字电子技术课题名称简易顺序控制器专业电气工程及其自动化班级学号姓名指导老师2015年12月30日文案大全实用文档电气信息学院课程设计任务书课题名称简易顺序控制器(自选参数)姓名专业班级学号指导老师周京广课程设计时间2015年12月21日-2015年1月1日一、任务及要求任务:设计并制作一个简易顺序控制器,使执行机构按一定的程序工作,要求如下:1)执行机构的加工程序步骤为六步,第一步4秒,第二步7秒,第三步为9秒,第四步为14秒,第五步为17秒,第六步为21秒,按顺序依次

2、动作;2)用显示器显示顺序控制器的各步加工时间(用倒计时方式);3)用发光二极管显示控制器的各道工序;4)用显示器显示加工步数;5)功能扩展(自选):总循环次数控制/总循环时间控制6)可根据实际情况,设计其它功能。要求:1)设计思路清晰,给出整体设计框图和总电路图;2)单元电路设计,给出具体设计思路和电路;3)安装、调试电路;4)写出设计报告。二、进度安排第一周:周一:课题内容介绍和查找资料;周二~周三:方案设计,电路仿真,周三下午检查设计方案及仿真结果;周四~周日:周四上午领元器件;安装、调试电路;

3、第二周:周一~周三:安装、调试电路;周四:验收电路,收元器件,整理实验室,撰写设计报告,打印相关图纸;周五:答辩,收设计报告。三、参考资料1、贾立新,王涌.电子系统设计与实践(第2版).清华大学出版社.2011.22、谢自美.电子线路设计、实验、测试(第3版).华中科技大学出版社.2013.83、汤山俊夫.数字电路设计与制作.科学出版社.2005.4文案大全实用文档目录一课程设计的任务要求1二设计方案1三单元电路(子模块、子程序)23.1倒计时模块设计23.2六进制计数模块设计33.3预置数模块设计3

4、3.4二极管显示模块43.5总循环次数控制模块设计53.6电路总图5四系统仿真/测试6五电路安装调试6六元件清单7七总结8一、文案大全实用文档一、课程设计的任务要求:本次课程设计的任务要求是设计并制作计并制作一个简易顺序控制器,执行机构按一定的加工程序步骤执行,执行机构的加工程序步骤为六步,第一步4秒,第二步7秒,第三步为9秒,第四步为14秒,第五步为17秒,第六步为21秒,按顺序依次动作。同时用显示器显示顺序控制器的各步加工时间,用发光二极管显示控制器的各道工序,用显示器显示加工步数,扩展功能选用总

5、循环次数控制。二、设计方案:根据本次课程设计的任务要求,将设计电路分为二位十进制倒计时模块,同时执行机构的加工程序分为六步,需要一个六进制计数模块,同时还要有预置数模块和总循环次数控制模块。在倒计时模块使用两个192计数器分别代表十位和个位,将个位192计数器的借位端与十位192计数器的减法计数端相连,两192计数器都为0同时发出借位信号时,通过逻辑电路使其由预置数模块置数,并且给六进制计数模块提供信号使其计数。在六进制计数模块采用161计数器,使用一两输入与非门输入与Qb、Qc相连,输出与其置数端相

6、连,使其进行1—6的循环。当六进制计数模块每置一次数,即完成一次循环,那么在总循环次数控制模块使用192计数器便以六进制计数器的置数信号为输入信号进行减法计数,将192计数器的借位端接非门与倒计时模块的两192计数器清零端相连,当总循环次数控制模块192计数器为0时,倒计时模块两192计数器清零,将电路停止。数码管显示步骤数数码管显示倒计时借位信号二位十进制倒计时模块六进制计数模块CP预置数模块数码管显示循环次数总循环次数控制模块文案大全实用文档三、单元电路(子模块,子程序)3.1.倒计时模块设计对于

7、倒计时模块的设计采用了两片74LS192芯片,分别代表个位和十位,将个位192计数器的借位端与十位192计数器的减法计数输入端相连,然后将个位192计数器的减法计数输入端接入1Hz脉冲,这样便实现了两位数的倒计时。使用或门将两192计数器的借位端连入,输出与两置数端相连,当十位和个位都为0,此时电路通过预置数模块将预置数置入。74LS192芯片功能表如下图:表1倒计时模块电路图如下:图1文案大全实用文档3.2.六进制计数模块六进制计数器的设计使用了74LS161芯片,将计数器预置数为1,使用或非门当输

8、出为0110,下一信号到来时将重新置数为0001,完成六进制计数循环,如图所示。图23.3.预置数模块设计根据此次课程设计任务要求,预置数模块应当完成六步不同的置数,当六进制计数器显示步数为1时,此时倒计时模块正在进行4s的减法计数,而预置数模块输出应为00000111,即十进制数7。由此可以列出预置数模块输出真值表;表2据真值表可得:D0=m1+m2+m4+m5;D1=m1+m4;D2=m1+m3+m4+m5;D3=m2;D4=m3+m4;D5=m5;

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。