第8章 可编程逻辑器件和VHDL

第8章 可编程逻辑器件和VHDL

ID:46570494

大小:659.00 KB

页数:17页

时间:2019-11-25

第8章 可编程逻辑器件和VHDL_第1页
第8章 可编程逻辑器件和VHDL_第2页
第8章 可编程逻辑器件和VHDL_第3页
第8章 可编程逻辑器件和VHDL_第4页
第8章 可编程逻辑器件和VHDL_第5页
资源描述:

《第8章 可编程逻辑器件和VHDL》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、8组合可编程逻辑器件一、PLD的结构、表示方法及分类二、组合逻辑电路的PLD实现组合可编程逻辑器件可编程逻辑器件是一种可以由用户定义和设置逻辑功能的器件。该类器件具有逻辑功能实现灵活、集成度高、处理速度快和可靠性高等特点。一、PLD的结构、表示方法及分类与门阵列或门阵列乘积项和项PLD主体输入电路输入信号互补输入输出电路输出函数反馈输入信号可由或阵列直接输出,构成组合输出;通过寄存器输出,构成时序方式输出。1、PLD的基本结构与门阵列或门阵列乘积项和项互补输入2.PLD的逻辑符号表示方法(1)连接的方式(2)基本门电路的表示方式F1

2、=A•B•C与门或门ABCDF1ABC&LABC≥1LDF1=A+B+C+D三态输出缓冲器输出恒等于0的与门输出为1的与门输入缓冲器(3)编程连接技术PLD表示的与门熔丝工艺的与门原理图VCC+(5V)R3kWLD1D2D3ABC高电平A、B、C有一个输入低电平0VA、B、C三个都输入高电平+5V5V0V5V低电平LVCCABCD5V5V5VL=A•B•C连接连接连接断开A、B、C中有一个为0A、B、C都为1输出为0;输出为1。L=AC断开连接连接断开L=ABCXX器件的开关状态不同,电路实现逻辑函数也就不同101111(4)浮栅M

3、OS管开关用不同的浮栅MOS管连接的PLD,编程信息的擦除方法也不同。SIMOS管连接的PLD,采用紫外光照射擦除;FlotoxMOS管和快闪叠栅MOS管,采用电擦除方法。浮栅MOS管叠栅注入MOS(SIMOS)管浮栅隧道氧化层MOS(FlotoxMOS)管快闪(Flash)叠栅MOS管3.PLD的分类PROMPLAPALGAL低密度可编程逻辑器件(LDPLD)EPLDCPLDFPGA高密度可编程逻辑器件(HDPLD)可编程逻辑器件(PLD)按集成密度划分为2、按结构特点划分简单PLD(PAL,GAL)复杂的可编程器件(CPLD):

4、CPLD的代表芯片如:Altera的MAX系列现场可编程门阵列(FPGA)PLD中的三种与、或阵列与阵列、或阵列均可编程(PLA)与阵列固定,或阵列可编程(PROM)与阵列可编程,或阵列固定(PAL和GAL等)按PLD中的与、或阵列是否编程分二、组合逻辑电路的PLD实现例1由PLA构成的逻辑电路如图所示,试写出该电路的逻辑表达式,并确定其逻辑功能。写出该电路的逻辑表达式:AnBnCnAnBnAnCnBnCn全加器AnBnCnAnBnCnAnBnCn试写出该电路的逻辑表达式。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。