资源描述:
《六路数字抢答器的设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、六路数字抢答器的设计1绪论1.1设计背景在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。同时还可以设置记分、犯规及奖励记录等多种功能。该设计就是针对上述各种要求设计出的供6名选手参赛使用的数字式竞赛抢答器。数字抢答器由主体电路与扩展屯路组成。优先编码电路、锁存器、译码屯路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展屯路。经过布线、焊接
2、、调试等工作后,数字抢答器成形。1.2设计任务与要求1.设计制作一个可容纳六组参赛的数字式抢答器,每组设计一个抢答按钮供抢答者使用。2.电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,若参赛者按抢答开关,则该组指示灯亮并用纽别显示电路显示出抢答者的组别,同时扬声器发出“嘀一嘟”的双音音响持续2〜3秒。此时,电路应具备自锁功能,使别组的抢答开关不起作用。3.设置记分电路。每组在开始时预置成100分,抢答后由主持人记分,答对一次加10分,否则减10分。4.设置定时电路。30秒时仍无人抢答,则报警电路工作表示抢答时
3、间耗尽并禁止抢答。5.设置犯规电路。对提前抢答和超时抢答的组别鸣喇叭示警,并由组别电路显示出犯规组别。2总体设计方案2.1方案选择方案一采用74LS148优先编码器分辨选手抢答的先后,并通过RS锁存器74LS279锁存抢答者的编号,再经过74LS48芯片译码驱动共阴极数码管显示。方案二采用CC4067作为编码电路的核心元件,当有选手抢答时输出四位相应的8421BCD码即可同时供16位选手抢答。经CC4511七段译码器译码后驱动共阴极数码管显示,同时利用CD4069纽.成一个多谐振荡器,作为十进制计数器CC4510的CP脉冲使其计数并与
4、D触发器CD4013完成口动锁存的功能。结论:与方案二相比,方案一使用的芯片少、屯路简单且同样能实现其功能,故选用方案一。2.2数字抢答器总体方框图定时抢答器的总体框图如图1所示。其主要由主体电路和扩展电路两部分组成。主体部分完成基木的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号。同时能封锁输入电路,禁止其他选手抢答。扩展电路完成定时的抢答功能。扩展丨电I图1定时抢答器的总体框图路I显示电路抢答按钮显示电路秒脉冲产牛电路主持人控制开关一主体电路图1所示定时抢器的工作过程是:接通电源时,节目支持人将开关置于“融位置,抢答
5、器处于禁止工作状态,编号显示器灭灯,定时器显示设定的时间,当主持持人宣布抢答题H后,说一声“抢答开始”,同时将控制开关拨到“开始”位置,抢答器处于工作状态,定时器倒计时,当定时时间到,却没有选手抢答时,输入电路被封锁,禁止选手超时后抢答。当选手在定时时间内按动抢答键时,抢答器要完成下面儿个工作:1・优先编码电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后有译码显示电路显示编号;2.制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答;3•控制电路要使定时器停止工作,时间器上显示抢答时间,并保持到主持人将系统清零为止,以便进行下
6、一轮抢答。3系统详细设计+5v人wsI持制球主控关都10KQ开始05ionDI3.1抢答器电路+5v313IIIIIII14YdYg—74LS48/RBOa3A2AlAOCT174LSP94I15-VIY2yoYexYS可_74LS148____17BK14K12HES7皿QX8+5v图2抢答电路参考电路如图所示。该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二毘禁止其他选手按键操作无效。工作过程:开关S置于“清除“端时,RS触发器的端均为0,4个触发器输出置0,使74LS148的=0
7、,使之处于工作状态。当开关S置于“开始”时,抢答器处于等待工作状态,当有选手将键按下时(如按下S5),74LS148的输岀经RS锁存后,1Q=1,=1,74LS48处于工作状态,4Q3Q2Q=101,经译码显示为”5“。此外,1Q=1,使74LSI48=1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的此时由丁•仍为1Q=l,使=1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置?quol;清除“然后再进行下一轮抢答。74LS148为8
8、线—3线优先编码器,3.2定时电路图3定时电路由节冃主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲出秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS19