一款高效固定导通时间的同步BUCK型DC-DC稳压器

一款高效固定导通时间的同步BUCK型DC-DC稳压器

ID:42870761

大小:3.54 MB

页数:99页

时间:2019-09-20

一款高效固定导通时间的同步BUCK型DC-DC稳压器_第1页
一款高效固定导通时间的同步BUCK型DC-DC稳压器_第2页
一款高效固定导通时间的同步BUCK型DC-DC稳压器_第3页
一款高效固定导通时间的同步BUCK型DC-DC稳压器_第4页
一款高效固定导通时间的同步BUCK型DC-DC稳压器_第5页
资源描述:

《一款高效固定导通时间的同步BUCK型DC-DC稳压器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、硕士学位论文I3(^p/一款高效固定导通时间的同步BUCK型DC-DC稳压器作者姓名王梓懿指导教师姓名、职称来新泉教授申请学位类别工学硕士_一;西安电子科技大学学位论文独创性(或创新性)声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师指导下进行的研宄工作及取得的研宄成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人己经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料一。与我同工作的同事对

2、本研究所做的任何贡献均已在论文中作了明确的说明并表示了谢意。一。学位论文若有不实之处,本人承担切法律责任本人签名:歡日期:/、UT西安电子科技大学关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研宄生在校攻读学位期间论文工作的知识产权属于西安电子科技大学。学校有权保留送交论文的复印件,允许查阅、借阅论文;学校可以公布论文的全部或部分内容,允许采用影印。、缩印或其它复制手段保存论文同时本人保证,结合学位论文研宄成果完成的论。文、发明专利等成果,署名单位为西安电子科

3、技大学保密的学位论文在授权书。__年解密后适用本\本人签名:玉导师签名^神歡1^:^^:6日期日期,学校代码10701学号1502120718分类号TN43密级公开西安电子科技大学硕士学位论文一款高效固定导通时间的同步BUCK型DC-DC稳压器作者姓名:王梓懿一级学科:电子科学与技术二级学科:电路与系统学位类别:工学硕士指导教师姓名、职称:来新泉教授学院:电子工程学院提交日期:2018年4月AHigh-efficiencyandConstantOn-timeSynchronousDC-DCBuckRegulat

4、orAthesissubmittedtoXIDIANUNIVERSITYinpartialfulfillmentoftherequirementsforthedegreeofMasterinCircuitsandSystemsByWangZiyiSupervisor:LaiXinquanProfessorApril2018摘要摘要随着电子信息产业的飞速发展,电子产品与人们的日常生活变得越来越密不可分,与此同时,电子产品的功能也趋于多元化,智能手机、智能手环、平板电脑、手提电脑等产品,逐渐成为我们日常生活中的必需品,人们对这些电子设备的便携性和

5、高效性的要求越来越高,市场对电源性能的要求也越来越高。然而传统电源往往采用线性电源,这种电源效率低、体积大、输入范围窄,所以开关电源应时而生。开关电源中的DC-DC电源因其灵活的电压变换方式,而被人们广泛应用,采用新型控制模式的DC-DC电源逐渐脱颖而出。针对现有电源管理芯片效率低下,瞬态响应速度较慢,输出电压不可调等问题,本文以恒定导通时间控制模式为基础,设计了一款高效,实用的同步BUCK型DC-DC稳压器,主要研究成果如下。1.设计了一款宽输入电压范围(2.7V~30V),输出电流可达6A的采用COT模式控制的DC-DC稳压器,并且输出电

6、压可调(0.8V~13.2V)。由PWM控制的输入前馈可以保证在整个输入电压范围内都具有快速瞬态响应的能力,此外COT控制模式中不需要误差放大器和环路补偿,更加缩短了瞬态响应的时间,开关频率可由外部程序控制达到1MHz。2.提出了一种带有最小导通时间限制模块的定时器结构。增加最小导通时间限制模块,利用逻辑或非门高信号为有效信号的原理,来限制最小脉冲宽度为146.6ns,通过最小导通时间模块与定时器模块协同工作能够屏蔽干扰信号,过滤脉冲,增强芯片的抗干扰性和可靠性。3.改进了PWM/PFM混合调制方法。通过设置MODE引脚来选择调制方式,根据M

7、ODE引脚的信号高低选择强制PWM模式和PWM/PFM自由切换模式。进入PWM/PFM自由切换模式后,则根据负载检测电路,重载条件选择PWM,轻载条件选择PFM。能够在大的负载范围内都保持高效,芯片效率可达90%,即使在24V转1.05V的低占空比条件下,效率也能够达到75%。4.采用了一种新型的封装形式。将模拟电路、主开关管、续流管分别采用三个裸片进行封装,减小了相互之间的干扰。模拟电路和主开关管置于VINP区域,续流管置于LX区域,节省了上管到VINP和下管到LX之间bonding线,从而减小线阻。5.设计版图、样片测试、流片量产。所设计

8、稳压器还具有多重保护功能,例如欠压锁存,环路电流限制,输出过压保护,短路保护,以及热关断等。芯片基于UMC的0.25umBCD工艺,选择Cadence、Hspice

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。