欢迎来到天天文库
浏览记录
ID:42100946
大小:96.50 KB
页数:8页
时间:2019-09-08
《DSP控制的电力线通信模拟前端接口设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、DSP控制的电力线通信模拟前端接口设计[日期:2008-7-11]来源:电子产品世界 作者:装甲兵工程学院陈建明[字体:大中小]引言 随着电子技术和网络技术的发展,运用电力线作为载体进行信号传输受到人们越来越多的重视,得到了越来越广泛的应用。电力线是当今最普通、覆盖面最广的一种物理媒介,由其构成的电力网是一个近乎天然的物理网络。如何利用电力网的资源潜力,在不影响传输电能的前提下,将电力输送网和通信网合二为一,使之成为继电信、电话、无线通信、卫星通信之后的又一通信网,是多年来国内外科技人员技术攻关的一个热点。电力线载波通信就是在这种背景下产生的,它以电力网作为信道,实现
2、数据传递和信息交换。电力线作为载波信号的传输媒介,是唯一不需要线路投资的有线通信方式。 作为通信技术的一个新兴应用领域,电力载波通信技术以其诱人的前景及潜在的巨大市场而为世界关注。我国从上世纪50年代开始从事电力线载波通信技术的研究。90年代以后,电力线载波技术的需求随着我国经济的发展进一步扩大。目前,该技术开始应用于家居自动化、远程抄表、宽带上网等领域。专家介绍,在一些干扰大、布线困难的工业领域若要实现自动化控制,采用电力载波通信方式能达到事半功倍的效果,因此,电力网又被喻为“未被挖掘的金山”。 实现电力线载波通信的方法有很多,通常利用一个专用通信芯片实现系统的调
3、制解调部分,而系统的应用部分则使用另一个控制器来完成,这种双片法是一种不错的选择。随着数字信号处理技术的发展,可以合二为一,一个高级的DSP控制器可以实现电力线调制解调器的功能。DSP控制器可以在软件上实现调制解调器功能,用片上外设在电力线上通过模拟终端接口,来实现接收和发送。 本文叙述的是一个遵从CEA709[1]协议,使用定点DSP控制器(TMS320LF2812),从软件和硬件上来实现电力线调制解调器的系统。文中描述了模拟终端具体的设计方法,而这个终端对稳定的收发运行过程来说是必要的。 1基于CEA709协议的系统框架 图1为ANSI/CEA709协议标准的
4、物理框图。该协议的详细说明可见参考文献[1]。图1CEA709协议物理层框图 在轨道交通、网络能源管理、智能楼宇、暖通空调、煤矿安全、能源和环境管理等领域应用广泛的控制网络平台LonWorks成为中国国家标准指导性技术文件。全球的楼宇、家庭、工业和运输自动化业目前大量采用了基于LonWorks平台。LonWorks平台是世界上最大住宅智能电表网络的核心技术平台,被瑞典、荷兰和澳大利亚等国家的住宅和小型商业电表的智能表所采用,而运行在此平台上的协议是美国控制网络标准ANSI/CEA709。目前,已有越来越多的中国生产厂和集成商采用了ANSI/CEA709协议标准,例如在
5、青藏铁路——世界上最长的高海拔铁路列车上,利用LonWorks技术平台,采用ANSI/CEA709协议用于技术监测和控制各种系统,包括监测最先进的旅客用供氧系统。 对于图1中的CEA709物理层框图,用DSP来实现CEA709调制解调器功能的系统框图如图2所示。DSP(TMS320F2812)具有150MIPS的计算能力,信号采集使用一个12位片上模/数转换器,其转换速度为12Msps,DSP提供多PWM来适应电力线调制解调器。图2系统框图 2个片上PWM输出和1个线驱动器用于实现调制解调器的发送功能。一个A/D输入用来采样带通输入端口信号,以此来实现调制解调器的接
6、收功能,带通滤波器实际上是一个离散滤波器。它们和交流阻塞电容、耦合变压器一起完成接口的模拟前端设计。 下面主要介绍模拟前端接口的设计过程。 2模拟前端及接口的实现 CEA709通信系统以131.579kHz载波频率来定义,每个传输数据位由载波频率正弦波上24个周期组成,因此波特率为5.5kbps。每个位段的相位可以设为0°而使该位置0,也可以设为180°来使该位置1。 2.1信号接收 首先去除耦合网络中的50/60Hz电力线电压,然后再用一个二阶有源带通滤波器滤出信号,可以检测到131.5kHz的调频信号。这个滤波器是通过一个运算放大器来建立的。带通滤波器的输
7、出由DSP的模/数转换器的一个通道采样,信号采样序列由FIR滤波器处理,同时,这个滤波器的输出用来进行时钟恢复和数据检测。 采样得到的是115kHz的接收信号,它是载波频率的(21/24)倍。这个信号在131.5kHz至中频16.5kHz的范围内向下采样,然后用采样频率时钟与输入载波正弦信号混合相乘,两个正弦波相乘的结果生成两个正弦波频率的“和”与“差”的合成信号,如图3所示。图3采样后的频率效应 运行时,DSP在每个ADC采样转换完成后都会产生一个中断,然后每个采样信号就和数字PLL(PhaseLockedLoop锁相环)输出比较,
此文档下载收益归作者所有