18秋西南大学[1034]《数字电子技术》作业答案

18秋西南大学[1034]《数字电子技术》作业答案

ID:41833182

大小:834.51 KB

页数:24页

时间:2019-09-03

18秋西南大学[1034]《数字电子技术》作业答案_第1页
18秋西南大学[1034]《数字电子技术》作业答案_第2页
18秋西南大学[1034]《数字电子技术》作业答案_第3页
18秋西南大学[1034]《数字电子技术》作业答案_第4页
18秋西南大学[1034]《数字电子技术》作业答案_第5页
资源描述:

《18秋西南大学[1034]《数字电子技术》作业答案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、yyi、单稳态触发器的输出状态有()。1.广一个稳态,一个暂稳态y2.r两个稳态3.「没有稳态4.C三个稳态2、下列各电路,具有脉冲幅度鉴别作用的电路是()。1.C单稳态触发器2.r施密特触发器93.C多谐振荡器4.r双稳态触发器3、设计一个四位二进制寄存器,至少应该选用触发器的个数是()1.C12.r23.「494.r84、一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的1.r00012.C01113.C11104.5、具有约束条件的触发器是()1.rJK触发器2

2、.CD触发器3.CT触发器4.CRS触发器06、由555定时器构成的施密特触发器,在电源电压Vcc=12Vs无外加控制电压认。时,回差电压AUr1.12Vr2.8V3.r4VC4.6V7、寄存器没有()的功能。1.r移动2.r比较3.C并/串转换4.r计数矽8、RS触发器不具备以下哪个逻辑功能?()1.置“o”功能2.置T功能3.r不变(保持)功能4.r翻转(计数)功能矽9、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=(

3、er-box;^X/brO1.「092.r13.rQ4.r10、二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为()1.2.3.4.可实现“线与”功能。1.与非门2.3.或非门4.传输门12、逻辑表达式(A+B)(A+C)可以等效为(BA+BC2A+BA+C74161为同步4位二送剖加计数器,Rd为异步清零端,L1题8图所示电路中,在CLK有效的情况下,当输入端J=0,K=1时,则J—K触发器的输岀Q*=(1.rDo2.rDi3.rD24.CD3<916、逻辑函数卩=万歹方+E

4、瓯+£丟c+九bd,其约束条件为Nec+ECd=o,则其最简与1(BD+AD2,「AB+AB3.「BC+BDa'AD+AD17、题8图所示电路中,74161为同步4位二进制加计数器,为异步清零端,为同步置数端。题8图构成(<=,M,span=nnstyle=,'box-sizing:border-box;border:Opx;verticf18、题8图所示电路中,74160为同步十进制加计数器,心为异步清零端,为同步置数端。题8图构成2.3.4.Q4QsQ6Qt鬆8图<=tM,span=,M,si3()3

5、233F19>题5图中为TTL逻辑门,其输出F为()1.2.rA^BC3.4.逻辑函数F=AB-^SC-AC-宝圧的最简与或式为()CAC一DErab+de3.4.21、1.2.3.4.22>1.2.3.4.23、1.2.3.4.24、A3.4.21、1.2.3.4.22>1.2.3.4.23、1.2.3.4.24、A「A+DErB_DE逻辑函数F=AB+BC^AC的最简式为()「AB+CyCAC^BrBC^A「AB^AC逻辑函数F(A:B;C)=.4C+5C的标准与或式为()「S(2:536s7)yr工

6、(1367)「珈567)r5(123=7)函数丫=亍时等价于()CY=ABCCY=A-B-C9ry=a7brY=A*B+C题5图中为TTL逻辑门,其输出尺为()<=,M,span=f,nstyle=11box-sizing:border-box;border:Opx;vertical-align:middle;"〉2.3.rAB4.25、逻辑函数F(A,B,C)=X(2,3,8,9,10,11,12,13)的最简或与式为()1.(A+B)(C+D)2.r(A+C)(B+D)3.r(A+D)(B+C)26、

7、逻辑函数F(A,B,C,D)=£(1,3,4,6,9),其约束条件为AB+AOO,则其最简与或式为()r1.ABAB2.ED+BDy3.CD+CD4.aD+JId令27.逻辑函数F(A:B:C:D)=工(0:2,5亿8:10:13:15)的最简与或韭式为()1.BD+BD2.BD+BDy3.BC+BC4.BC+BCa28.逻辑表达式A^AB按照逻辑运算关系等效为()1.rB2「AB+AB4.29.题8图所示电路中,74160为同步十进制加计数器,为异步清零端,为同步置数端。题8图构成()进CLK>CLKe

8、tQcQiQQ3。EP74160LEDoDiD3d1<=,,nspan=,,Hstyle二"box・sizing:border-box;border30、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=()1.rQ2.「0/3.r14.Q<=""label=""style="box-sizing:border-box;border:Opx;vertical-align:middle;n>31、A/D转换通常经过

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。