18秋西南大学 [1034]《数字电子技术》作业答案

18秋西南大学 [1034]《数字电子技术》作业答案

ID:22615822

大小:616.89 KB

页数:23页

时间:2018-10-30

18秋西南大学 [1034]《数字电子技术》作业答案_第1页
18秋西南大学 [1034]《数字电子技术》作业答案_第2页
18秋西南大学 [1034]《数字电子技术》作业答案_第3页
18秋西南大学 [1034]《数字电子技术》作业答案_第4页
18秋西南大学 [1034]《数字电子技术》作业答案_第5页
资源描述:

《18秋西南大学 [1034]《数字电子技术》作业答案》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1、单稳态触发器的输出状态有(    )。1. 一个稳态,一个暂稳态  2. 两个稳态3. 没有稳态4. 三个稳态2、下列各电路,具有脉冲幅度鉴别作用的电路是(    )。1. 单稳态触发器2. 施密特触发器  3. 多谐振荡器4. 双稳态触发器3、设计一个四位二进制寄存器,至少应该选用触发器的个数是()1. 12. 23. 4  4. 84、一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为(    )1. 00012. 01113. 11101. 1

2、111  5、具有约束条件的触发器是(    )1. JK触发器2. D触发器3. T触发器4. RS触发器  6、由555定时器构成的施密特触发器,在电源电压VCC =12V、无外加控制电压VCO 时,回差电压ΔUT 等于(  )1. 12V2. 8V3. 4V  4. 6V7、寄存器没有(  )的功能。1. 移动2. 比较3. 并/串转换4. 计数  8、RS触发器不具备以下哪个逻辑功能? (  )1. 置“0”功能1. 置“1”功能2. 不变(保持)功能3. 翻转(计数)功能  9、在CLK

3、有效的情况下,当输入端D=0时,则D触发器的输出端Q*=(  )1. 0  2. 13. Q4.10、二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为()1. 3位2. 4位  3. 5位4. 6位11、(  )可实现“线与”功能。1. 与非门2. OD门  3. 或非门4. 传输门12、逻辑表达式(A+B)(A+C)可以等效为(  )。1. B2. A+BC  3. A+B

4、4. A+C13、题8图所示电路中,1. 412. 42  3. 434. 4414、在CLK有效的情况下,当输入端J=0,K=l时,1. 12. Q3. 0  4. 15、在四选一数据选择器74HC153中,1. 2. 3. 4.   16、逻辑函数,其约束条件为 ,则其最简与或式为(     )  1.   2. 3. 4. 17、题8图所示电路中,74161为同步4位二进制加计数器,为异步清零端,为同步置数端。题8图构成(  )进制计数器。<=""span=""style="box-sizi

5、ng:border-box;border:0px;vertical-align:middle;">1. 112. 123. 134. 14  18、题8图所示电路中,74160为同步十进制加计数器,为异步清零端,为同步置数端。题8图构成(  )进制计数器。<=""span=""style="box-sizing:border-box;border:0px;vertical-align:middle;">1. 302. 31  3. 324. 3319、题5图中为TTL逻辑门,其输出F为(    )

6、1. 2. 3. 4.   20、1. 2. 1.   2. 21、1.   2. 3. 4. 22、逻辑函数的标准与或式为(    )1.    2. 3. 4. 23、1. 2.   3. 4. 24、题5图中为TTL逻辑门,其输出F为(    ) <=""span=""style="box-sizing:border-box;border:0px;vertical-align:middle;">1. 02. 13. 4.   25、逻辑函数F(A,B,C)=Σ(2,3,8,9,10,11,1

7、2,13)的最简或与式为(    )1. (A+B)(C+D)2. (A+C)(B+D)3. (A+D)(B+C)26、逻辑函数F(A,B,C,D)=Σ(1,3,4,6,9),其约束条件为AB+AC=0,则其最简与或式为(    )1. 2.   3. 4. 27、1. 2.   3. 4. 28、1. 2. 3. 1.   29、题8图所示电路中,74160为同步十进制加计数器,为异步清零端,为同步置数端。题8图构成( )进制计数器。<=""span=""style="box-sizing:bo

8、rder-box;border:0px;vertical-align:middle;">1. 52. 63. 7  4. 830、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=(  )1. 2.   3. 4. <=""label=""style="box-sizing:border-box;border:0px;vertical-align:middle;">31、A/D转换通常经过取样、保持、量化和编码四个步骤。取样频率至少是模拟信号最高频率的______倍。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。